Sie sind auf Seite 1von 17

INSTITUTO POLITÉCNICO

NACIONAL

ESCUELA SUPERIOR de INGENIERÍA


MECÁNICA y ELÉCTRICA

Ingeniería en Control y Automatización

Circuitos Lógicos
Práctica N°5: Compuertas universales

Equipo N°: 9.
Integrantes del equipo: Carrillo Jacobo Edgar.
Meza Cruz Axel Jair.

Profesora: Suárez Pedraza Teresita.

Fecha de realización: Lunes 15 de Octubre 2018


Fecha de entrega: Lunes 22 de Octubre 2018
ÍNDICE:

Objetivo 3
Marco teórico 3
Problema 4
Equipo y material 4
Desarrollo 4-10
Resultados 10-13
Conclusiones 14
Bibliografía 15
Hoja de campo 16-17
Objetivo.

Implementación de circuitos lógicos con compuertas universales.

Marco Teórico.

Los circuitos combinacionales se construyen más a menudo con compuertas NAND o NOR,
que con compuertas AND y OR debido a que son más comunes desde el punto de vista de
hardware en la forma de circuitos integrados. La compuerta NAND se dice que es una
compuerta universal porque cualquier sistema digital puede implementarse con ella.

Una compuerta NAND es un dispositivo lógico que


opera en forma exactamente contraria a, una
compuerta, AND, entregando una salida baja cuando
todas sus entradas son altas y una salida alta mientras
exista por
lo menos
un bajo a
cualquiera de ellas.

La función NOR es dual a la función NAND. Por esta razón,


todos los procedimientos para la lógica NOR forman un
dual de los procedimientos y reglas correspondientes
desarrollados para la lógica NAND. La compuerta NOR se
dice que es una compuerta universal porque cualquier
función booleana puede implementarse con ella.

Considerar el diagrama lógico de la fig. se ha conectado un


inversor a la salida de una puerta OR. la expresión booleana
en la entrada de un inversor es A + B. El inversor
complementa la salida de la puerta OR, lo que se indica
colocando una barra encima de la expresión booleana.
obteniéndose A+B = Y.
Problema.

Diseñar un circuito combinacional cuya entrada sea un número menor o igual que 15 y
cuya salida sea la parte entera de su raíz cuadrada debidamente codificada. Dicho circuito
debe tener también una línea de salida que indique si el número introducido era o no
cuadrado perfecto.

a) Ecuación.
b) Simplificar con mapas de Karnaugh.
c) Usar compuertas universales NAND.
d) Equipo y Material.

Cantidad Material Cantidad Equipo


4 CI 7400 1 Multímetro digital
4 Resitencias 1KΩ 1 Pinzas de corte
3 Resistencia 330Ω o 220Ω 1 Pinzas de punta
1 LED Verde 1 Mini DIP
2 LED Rojo 1 Protoboard
1 Fuente de CD de 5 v 1 metro Cable telefónico

Desarrollo.

X = (A + B)

1.-De la salida “A” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “A”
negada.

2.- De la salida “B” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “B”
negada.
3.-Se conectan las salidas A’ y B’ a la primera y segunda entrada de la compuerta NAND; su
salida será la suma A+B que se conectará a una resistencia de 330k para continuar con un
LED el cuál indicará la salida “X”.

Y = (A + B’) * (B + C + D )

1.- De la salida “B” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “B”
negada.

2.- De la salida “C” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “C”
negada.
3.- Se conectan las salidas B’ y C’ a la primera y segunda entrada de la compuerta NAND; su
salida será la suma B+C. Se conecta su salida “B + C” a la primera entrada de otra
compuerta NAND, se conecta la primera con la segunda entrada por medio de un puente
para hacer una suma posteriormente con D.

4.- De la salida “D” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “D”
negada.

5.- Al hacer la suma “ D’ + (B + C)’ “ su salida será “ B + C + D “.

6.- De la salida “A” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “A”
negada.
7.-Se toma de la salida “B” del minidip de manera directa a la segunda entrada de una
compuerta NAND para posteriormente sumarlo a la primera entrada que se conectó la
salida A’. Su salida será “ A + B’ “

8.-Al final se toma la salida “A + B’ “para conectarlo a la primera entrada de otra compuerta
NAND para multiplicarlo con la salida “B + C + D”. Así la salida negada de (A + B’)*(B + C + D)
negada se vuelva a negar y su salida “(A + B’)*(B + C +D)” se conectará a una resistencia de
330k para continuar con un LED el cuál indicará la salida “X”.

Z (Raíz perfecta) = (ABC)’ + (BCD)’

1.- De la salida “A” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “A”
negada.
2.- De la salida “C” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “C”
negada.

3.- De la salida “D” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “D”
negada.

4.- Se conectan las salidas A’ y C’ a la primera y segunda entrada de la compuerta NAND; su


salida será el producto A’*C’. Se conecta su salida A’*C’ a la primera entrada de otra
compuerta NAND, se conecta la primera con la segunda entrada por medio de un puente
para hacer un producto posteriormente con D.
5.-Se hace el producto de las salidas doble negada “ (A*C)’’ “ con la salida negada D’.

6.- De la salida “B” del minidip se conecta a la primera entrada de la compuerta NAND y se
conecta por medio de un puente la segunda entrada con la primera. Su salida será un “B”
negada.

7.- Se toma de C’ para conectar a la segunda entrada, respectivamente la primera entrada


B’; para logar hacer el producto “ (B’*C’)’ “.
8.-Se toma de manera directa la salida D del minidip para conectarlo a la segunda entrada
de la compuerta NAND Y hacer el producto con la salida “ (B’*C’)’ “ con D

9.-De las salidas de ambos productos se conectan a una compuerta NAND para hacer la
suma y quede finalmente (ABC)’ + (BCD’). La salida se conecta a una resistencia 330 para
posteriormente sea conectado a un LED y mostrar si la raíz es perfecta o no.

Pasos adicionales: Algunos pasos pueden ser reducidos si se conectan buces comunes. Si se
tienen 4 buses con A,B,C,D negados. Se podrá ahorrar varias compuertas. El circuito final se
logró realizar con 5 circuitos integrados por medio de éste paso adicional.

Energizar las compuertas lógicas; terminal 7 para tierra y terminal 14 para energizar a
positivo.
Resultados (Teóricos)
Para poder obtener nuestros resultados teóricos calculamos lo siguiente:
𝑅1 330𝑜ℎ𝑚
𝑉= 𝑥𝑉𝑒 = 𝑥5𝑣𝑜𝑙𝑡𝑠 = 2.39𝑉
𝑅1 + 𝑅𝑠 330𝑜ℎ𝑚 + 360𝑜ℎ𝑚
𝑉 5𝑉
𝐼= = = 7.2463𝑚𝐴
𝑅1 + 𝑅𝑠 330𝑜ℎ𝑚 + 360 𝑜ℎ𝑚

A B C D X X Y P Vxy Ixy Vp Ip
0 0 0 0 0 0 0 1 0 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨
0 0 0 1 1 0 1 1 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨
0 0 1 0 2 0 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
0 0 1 1 3 0 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
0 1 0 0 4 1 0 1 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨
0 1 0 1 5 1 0 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
0 1 1 0 6 1 0 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
0 1 1 1 7 1 0 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 0 0 0 8 1 0 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 0 0 1 9 1 1 1 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨
1 0 1 0 10 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 0 1 1 11 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 1 0 0 12 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 1 0 1 13 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 1 1 0 14 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
1 1 1 1 15 1 1 0 2.39v 𝟕. 𝟐𝟒𝟔𝟑𝒎𝑨 0 0
Resultados (prácticos)

A B C D X X Y P Vxy Ixy Vp Ip
0 0 0 0 0 0 0 1 0 0 1.99v 𝟕. 𝟔𝒎𝑨
0 0 0 1 1 0 1 1 2v 𝟕. 𝟓𝒎𝑨 2v 𝟕. 𝟔𝒎𝑨
0 0 1 0 2 0 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
0 0 1 1 3 0 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
0 1 0 0 4 1 0 1 2v 𝟕. 𝟓𝒎𝑨 2v 𝟕. 𝟔𝒎𝑨
0 1 0 1 5 1 0 0 2v 𝟕. 𝟓𝒎𝑨 0 0
0 1 1 0 6 1 0 0 2v 𝟕. 𝟓𝒎𝑨 0 0
0 1 1 1 7 1 0 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 0 0 0 8 1 0 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 0 0 1 9 1 1 1 2v 𝟕. 𝟓𝒎𝑨 2v 𝟕. 𝟔𝒎𝑨
1 0 1 0 10 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 0 1 1 11 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 1 0 0 12 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 1 0 1 13 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 1 1 0 14 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0
1 1 1 1 15 1 1 0 2v 𝟕. 𝟓𝒎𝑨 0 0

Solución con mapas de Karnaugh:


1) X

Función de X= A+B
2) Y

Y= (B + C + D)(A + B’)

3) Z

Z= (A’B’C’) + (B’C’D)
Evidencia Fotográfica:

Conclusiones:
Carillo Jacobo Edgar: La idea principal es el ahorro de compuertas y aplicarlo a compuertas
universales. En un proyecto pequeño no se logra notar en su totalidad ese ahorro sin
embargo se logra observar como aprovechar al máximo algunos buces para obtener
compuertas repetidas. Como lo mencionado, esto será más útil en proyectos más caros y
circuitos más complejos ya que en algo pequeño de menor complejidad se hace más difícil
porque son operaciones sencillas se usó más compuertas.

Meza Cruz Axel: Con la realización de esta práctica obtuvimos un conocimiento más amplio
acerca de la utilización de las compuertas NAND, las cuales sirven para la creación de
cualquier circuito, es decir, simula la tarea que otras compuertas comunes podrían hacer, en
el caso de esta práctica, simulamos el funcionamiento de las compuertas 04, 08 y 32.

Para finalizar, a título personal, la utilización de este tipo de compuertas es más complejo
que implementar las compuertas ya conocidas anteriormente, no obstante, el conocimiento
de estas compuertas es de gran ayuda en caso de escases de otras compuertas comunes,
por lo tanto, podría ayudarnos como una herramienta extra a la hora de implementar un
circuito.
Bibliografía:
 https://unicrom.com [online] Available at: https://unicrom.com/compuerta-nand-o-
compuerta-no-y/ [Accessed 19 Oct. 2018].
 http://hyperphysics.phy-astr.gsu.edu (2018). [online] Available at: http://hyperphysics.phy-
astr.gsu.edu/hbasees/Electronic/nand.html [Accessed 19 Oct. 2018].
 https://pvjl.pbworks.com (2018). [online] Available at:
https://pvjl.pbworks.com/f/compuertas%20universales.pdf [Accessed 19 Oct. 2018].
 Apuntes de circuitos lógicos (cuaderno).
Hoja de Campo

Das könnte Ihnen auch gefallen