Beruflich Dokumente
Kultur Dokumente
Amplificador Diferencial
Relatório apresentado à
Coordenadoria de Iniciação Científica
e Integração Acadêmica da
Universidade Federal do Paraná por
ocasião da conclusão das atividades
de Iniciação em desenvolvimento
tecnológico e inovação – 2015/2015.
Curitiba
2015
Resumo
Introdução
Materiais e Métodos
Utilizando o software Cadence da IBM com tecnologia de 130 nm. Foi projeto o
amplificador de 1 fase para observar o quão sensível é o amplificador a diferentes
correntes. Para isso, foi utilizado o produto ganho banda como 200MHz e 3V como
inversão dos transistores. Outras especificações para a construção do amplificador estão
na tabela 1. Foi utilizado a formula 1 para calcular a corrente total que iria no espelho de
corrente. Para se conseguir o Gm se utilizou a formula 2. O molde do amplificador
diferencial de uma fase esta representado na figura 4.
gm . n . ∅e . if
Id =
2(√1+if −1)
Formula 1 – corrente total.
g m = 2π . Cc . Gbw
Formula 2 – calculo do gm.
Porem, este amplificador não reagiu muito bem as variações de corrente. Pois são
ganho não variou conforme a corrente variava. Sendo assim, sua utilização não era a
mais sensata para o projeto. Então, foi escolhido o amplificador diferencial de duas fases
como mostra a figura 2.
If = 1,8:
Primeiramente foi escolhido como nível de inversão dos transistores que iriam
compor o amplificador como 1,8 V. Utilizando este valor e mais as constantes da tabela 2,
foi-se calculado a corrente de entrada do amplificador. Para isso se utilizou as formulas 1
e 2.
W Id
L
= Is . if
Formula 4 - calculo das dimensões.
Foi utilizado o valor de inversão dos transistores igual a 3,7 para se determinar os
ganhos do amplificador. As formulas para se calcular os valores de corrente e dimensão
são as mesmas utilizadas nos outros amplificadores. Os valores das constantes são os
mesmos da tabela 2. O valor do gm dos transistores do amplificador é de 2,76. Sendo
assim, sua corrente Id possui o valor de 6,8µA.
Utilizando as formulas 3 e 4 para se calcular as dimensões dos transistores foi
adquirido o W = 5,37µm para os transistores nmos e 24µm para os pmos. O transistor 6 possui
−3
um gm = 2,76. 10 e um W = 480µm. Os transistores do espelho de corrente possuem um W =
10,7µm e o transistor adjacente possui W = 107,6µm. Após obter os dados, foi feita uma análise dc
como demonstra a gráfico 4.
A seguir, foi feita à analise ac do circuito com sua corrente calculada e a resposta
esta representada no gráfico 5. O ganho obtido foi de 15dB. A analise paramétrica do
ganho apresentou uma diferença no ganho para cada corrente de entrada. Sendo assim,
este amplificador se mostrou adequado para a utilização no divisor de corrente binário. A
analise paramétrica esta representada no gráfico 6.
Gráfico 5 – analise ac para corrente calculada (3,7).
Saturação:
Para variar os bits do projeto se utiliza 3 fontes de tensão e 3 portas logicas não
(not). Quando aplicada a tensão na fonte de corrente ela fornece o bit 1 e o bit 0. Se
aplicou 2 transistores em paralelo em cada saída do divisor. Se o bit for fornecido, apenas
o transistor que está acoplado ao amplificador será ativado. Sendo assim, no transistor
com o bit 0 não ira passar a corrente.
Figura 6 – divisor de corrente binário.
Resultados e Discussão
Todas as especificações contidas nas análises teóricas, como: produto ganho banda; nível de
inversão; gm e corrente Id foram mantidos nas análises computacionais e os resultados na
ferramenta ADE L se mostraram os mesmos projetados.
Referências
Gouveia. Oscar Costa Filho. Um Modelo Compacto do Transistor MOS para
Simulação de Circuitos. 1999 158 páginas. Universidade Federal de Santa Catarina.
Santa Catarina.
Klimach. Hamilton. Modelo do descasamento ( mismatch ) entre transistores MOS.
2008 161 páginas. Universidade Federal de Santa Catarina. Santa Catarina.