Sie sind auf Seite 1von 6

Actividad 3

Circuitos integrados

Descripción en detalle:
En un documento de texto:
1. Observe los siguientes CI:
Luego escriba:
a. La compuerta lógica que se representa en cada circuito.
b. La operación específica que representa cada circuito.
c. Las tablas de verdad de las compuertas identificadas.

a. La compuerta lógica que se representa en cada circuito.


1) La primera figura de izquierda a derecha del circuito integrado es una OR.
b. La operación específica que representa cada circuito.
Es una suma. S= A+B
c. Las tablas de verdad de las compuertas identificadas.
A B Salida
0 0 0
0 1 1
1 0 1
1 1 1

a. La compuerta lógica que se representa en cada circuito.


2) la segunda Figura de izquierda a derecha del circuito integrado es una XOR.
b. La operación específica que representa cada circuito.
Es OR EXCLUSIVA en este caso con dos entradas y lo que hará con ellas será
una suma lógica entre a por b invertida y a invertida por b.
c. Las tablas de verdad de las compuertas identificadas.
A B Salida
0 0 0
0 1 1
1 0 1
1 1 0

3) La tercera figura de izquierda a derecha es un circuito integrado es una NAND


b. La operación específica que representa cada circuito.
También conocida como AND negada o inversa o NOT-AND, es una combinación
de las compuertas AND y NOT que se representa con la compuerta AND con un
círculo a la salida, al tener sus entradas activas “1” la salida se encuentra inactiva
“0”, otra variación con respeto a las entradas mantendrá su salida en estado activo
“1”.
c. Las tablas de verdad de las compuertas identificadas.
A B Salida
0 0 1
0 1 1
1 0 1
1 1 0
2. Observe las siguientes tablas de verdad:
Luego escriba
a. La función lógica a la que cada una pertenece.
b. La compuerta a la que cada una pertenece.

Figura Uno

A B Salida
0 0 0
0 1 0
1 0 0
1 1 1

a. La función lógica a la que cada una pertenece.


En circuitos digitales, el equivalente de la multiplicación booleana es la
operación AND.
b. La compuerta a la que cada una pertenece.
COMPUERTA AND
Para la compuerta AND, La salida estará en estado alto de tal manera que solo si
las dos entradas se encuentran en estado alto. Por esta razón podemos
considerar que es una multiplicación binaria.

Figura Dos
A B Salida
0 0 1
0 1 1
1 0 1
1 1 0

La función lógica a la que cada una pertenece.


COMPUERTA NAND Operación
Q= (A.B)
a. La compuerta a la que cada una pertenece
Para la compuerta NAND, cuando las dos entradas estén en estado alto la salida
estará en estado bajo. Como resultado de la negación de una AND.

Tercera figura
A B Salida
0 0 1
0 1 0
1 0 0
1 1 0

a. La función lógica a la que cada una pertenece.


Operación
Q= (A+B) Negada
b. La compuerta a la que cada una pertenece.
NOR
En la compuerta NOR, cuando las dos entradas estén estado bajo la salida estará
en estado alto. Esencialmente una OR negada.

Cuarta figura
A B Salida
0 0 0
0 1 1
1 0 1
1 1 0

a. La función lógica a la que cada una pertenece.


Operación
Q= A. B+A.B
b. La compuerta a la que cada una pertenece.
XOR
La compuerta XOR Su salida estará en estado bajo cuando las dos entradas se
encuentren en estado bajo o alto. Al mismo tiempo podemos observar que
entradas iguales es cero y diferentes es uno.
En el interactivo
3. Realice la sopa de letras, siguiendo las instrucciones que allí se encuentran. Al

Compuerta XOR
Función lógica.
Tabla de verdad
Compuerta XNOR
Compuerta AND
Compuerta NAND
Compuerta OR
Compuerta NOT
Compuerta NOR
4. Haga el emparejamiento del símbolo lógico con el normalizado, según
corresponda. Al terminar tome una captura de pantalla e inserte dicha imagen en
terminar incluya las palabras encontradas en el mismo documento de texto, en el
cual anotó los puntos anteriores.
el mismo documento de texto, en el cual incluyó los puntos anteriores.

Das könnte Ihnen auch gefallen