Sie sind auf Seite 1von 3

PUJ Diseño No Lineal - Facultad de Ingenierı́a

PREINFORME GENERAL.
DISEÑO NO LINEAL
PONTIFICIA UNIVERSIDAD
JAVERIANA

Grupo:
Diseño No Lineal

Autores:
Ariel Andrés Jiménez Garcı́a
Héctor Camilo Andrade Rodrı́guez
Diego Andrés Salazar Pardo

Profesor:
Luis Fernando Melchior
25 de julio de 2019

1. Objetivo principal
Diseñar, implementar y evaluar un sistema para la medición de la calidad de energı́a de un
inversor sinusoidal sincronizado con la lı́nea comercial.

2. Objetivos especı́ficos
Desarrollar un sistema que nos permita entregar ciertos parámetros importantes a una carga,
tales como: Vo =9 Vrms , fo =60 Hz ± 5 %, Po =15 W y distorsión armónica THD < 5 %.

Modelado eléctrico de un circuito inversor con alta eficiencia.

Diseñar y analizar el comportamiento de un PLL o ciclo de enganche de fase, con el fin de


sincronizar la señal a la lı́nea de 60 Hz.

Seleccionar el circuito adecuado para el correcto funcionamiento de un oscilador controlado


por voltaje o VCO, útil para la generación de una onda seno.

Ing. Electrónica 1 Proyecto LVDT


PUJ Diseño No Lineal - Facultad de Ingenierı́a

Interpretar las distintas clases de señales utilizadas en el proyecto, por medio de una de las
técnicas de conversión de datos, usando un conversor análogo-digital o ADC.

Fijar un control por medio de PWM para alimentar el inversor de potencia.

Considerar el ajuste de niveles de las ondas de forma, es decir, establecer los circuitos nece-
sarios para el acondicionamiento de la señal.

Determinar una topologı́a de filtros pasa-bajos, para obtener una señal con baja distorsión.

3. Diagrama de Bloques
El siguiente diagrama muestra los bloques funcionales del proyecto:

Figura 1: Diagrama en bloques

Ing. Electrónica 2 Proyecto LVDT


PUJ Diseño No Lineal - Facultad de Ingenierı́a

4. Metodologı́a de trabajo - Cronograma

Semana Actividad
Semana 1 Introducción a la clase
Semana 2 Entrega de metodologı́a y cronograma de trabajo
Semana 3 Entrega preinforme de PLL y VCO
Semana 4 Entrega parcial PLL y VCO
Semana 5 Entrega final informe
Semana 6 Entrega preinforme inversor y PWM
Semana 7 Trabajo en inversor y PWM
Semana 8 Trabajo en inversor y PWM
Semana 9 Entrega parcial inversor PWM
Semana 10 Entrega final inversor y PWM
Semana 11 Entrega de preinforme acondicionamiento de señal
Semana 12 Entrega parcial acondicionamiento de señal
Semana 13 Entrega informe final acondicionamiento de señal
Semana 14 Entrega preinforme ADC y LPF
Semana 15 Trabajo en ADC y LPF
Semana 16 Trabajo en ADC y LPF
Semana 17 Entrega Total

Cuadro 1: Cronograma de trabajo.

Ing. Electrónica 3 Proyecto LVDT

Das könnte Ihnen auch gefallen