Sie sind auf Seite 1von 8

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Facultad de Ingeniería Electrónica y Eléctrica


E.A.P. Ingeniería Electrónica

Laboratorio de Circuitos Digitales I

Informe Previo Nº 1

TEMA : Niveles de Voltaje TTL, Circuitos Lógicos

básicos, Habilitación e inhabilitación

CURSO : Circuitos Digitales I

DOCENTE : Ing. Casimiro Pariasca, Óscar

ESTUDIANTE : Obregón Tinoco, Julio Andrés

CÓDIGO : 12190105

SEMESTRE : 2014 – I

Lima, Abril de 2014


UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

PREVIO 1

INFORME PREVIO Nº 1 – CIRCUITOS DIGITALES I

1. Concepto de sistema analógico y digital. Señal analógica y digital.


Sistema Digital. Combinación de dispositivos diseñados para manipular
información lógica o cantidades físicas que se representan en forma digital, es
decir, las cantidades sólo pueden tener valores discretos.
Sistema Analógico. Contiene dispositivos que manipulan cantidades físicas que se
representan en forma analógica, en este sistema las cantidades pueden variar sobre
un intervalo continuo de valores.
Señal analógica. Voltaje o corriente que representa información cuyos valores
varían sobre un intervalo continuo.
Señal digital. Información lógica o cantidad física que se representa en forma
digital. Señal eléctrica con dos estados, “alto” y “bajo”.

2. Circuitos lógicos integrados: TTL y CMOS. Definir los niveles de voltaje: V IH,
VOL, VIL, VOH.
Circuitos Lógicos CMOS (Metal Óxido Semiconductor Complementario)
La tecnología CMOS es la más utilizada actualmente para la construcción de
circuitos integrados digitales, como las compuertas, hasta los circuitos como las
memorias y los microprocesadores. La tensión nominal de alimentación de los
circuitos CMOS son +5 V y +3,3 V.
Niveles Lógicos CMOS
En la figura se muestran las tensiones VIL, VIH, VOL, VOH válidas para los
dispositivos CMOS de nivel +5 VDC.

Familia TTL (Lógica de Transistor - Transistor)

INFORME PREVIO Nº 1 2
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

Esta fue la primera familia de éxito comercial, se utilizó entre 1965 y 1985. Los
circuitos TTL utilizan transistores bipolares y algunas resistencias de polarización.
La tensión nominal de alimentación de los circuitos TTL son 5 VDC.
Niveles Lógicos TTL
En el estudio de los circuitos lógicos, existen cuatro especificaciones lógicos
diferentes: VIL, VIH, VOL y VOH.
En los circuitos TTL, VIL es la tensión de entrada válida para el rango 0 a 0.8 V que
representa un nivel lógico ‘0’ (BAJO). El rango de tensión VIH representa la
tensiones válidas de un ‘1’ lógico entre 2 y 5 V.
El rango de valores 0.8 a 2 V determina un funcionamiento no predecible, por lo
tanto estos valores no son permitidos.

3. Álgebra de Boole. Definiciones y postulados.


ÁLGEBRA DE BOOLE.
A mediados del siglo XIX, George Boole, filósofo y matemático se basó en el
sistema binario de numeración, es decir, tomando como únicos elementos el cero y
el uno lógico. Este sistema establece una serie de propiedades, postulados y
teoremas respecto de la suma y el producto para operaciones con las funciones
lógicas. Con todo esto se consigue que la resolución de problemas con
automatismos electrónicos sea mucho más sencilla.
Propiedades.

Postulados.

INFORME PREVIO Nº 1 3
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

Teoremas.

4. Funciones y circuitos lógicos básicos. Tablas de verdad y símbolos.

FUNCIÓN INVERSORA.
La salida es lo contrario de la entrada. Es la negación lógica.

FUNCIÓN AND.
Responde a la función que da como resultado a su salida el producto lógico, es decir,
sólo dará uno a su salida si todas las entradas están a uno también.

FUNCIÓN NAND.
Esta función es la complementaria de la AND, de manera que sólo cuando todas las
entradas valen uno la salida es cero.

INFORME PREVIO Nº 1 4
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

FUNCIÓN OR.
Responde a la función que da como resultado a su salida la suma lógica, es decir, dará
uno a su salida siempre que alguna de las entradas esté a uno.

FUNCIÓN NOR.
Es la función complementaria de la OR, de manera que sólo valdrá uno la salida
cuando todas las entradas estén a cero.

FUNCIÓN OR-EXCLUSIVA.
Se dice que es una función generadora de paridad par, ya que da a su salida uno
cuando el número de unos en sus entradas es impar.

FUNCIÓN NOR-EXCLUSIVA.
Se dice que es una función generadora de paridad impar, ya que da a su salida uno
cuando el número de unos en sus entradas es par.

INFORME PREVIO Nº 1 5
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

5. Habilitacion/inhabilitación para el control de datos.


Cada una de las compuertas lógicas básicas puede utilizarse para controlar el paso
de una señal lógica de entrada hacia la salida.
El nivel lógico en la entrada de control determinará se la señal de entrada está
habilitada para legar a la salida o deshabilitada para que no pueda llegar a la
salida.
Habilitación
A .B F
A 0 1 0
F=A 0 1 0
B=1 1 1 1
1 1 1

A +B F
A 0 0 0
F=A 0 0 0
B=0 1 0 1
1 0 1

A .B F
A 0 1 1
F=A 0 1 1
B=1 1 1 0
1 1 0
A +B F
A 0 0 1
F=A 0 0 1
B=0 1 0 0
1 0 0

Inhabilitación
A .B F
A 0 0 0
F=0 0 0 0
B=0 1 0 0
1 0 0

A +B F
A 0 1 1
F=1 0 1 1
B=1 1 1 1
1 1 1

A .B F
0 0 1
0 0 1
1 0 1
INFORME PREVIO Nº 1 1 0 1 6
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

A
F=1
B=0

A +B F
A 0 1 0
F=0
B=1 0 1 0
1 1 0
1 1 0

6. Mediante álgebra de Boole, Implementar teóricamente utilizando solo circuitos


NAND un circuito que simule un:
 inversor  Compuerta XOR de dos entradas
 Compuerta OR de dos entradas  Compuerta NOR de dos entradas
 Compuerta AND de dos entradas  Compuerta NAND de tres entradas

La compuerta lógica NAND se dice que es una compuerta universal porque


cualquier sistema digital puede implementarse con ella.

Inversor

Compuerta AND de dos entradas

Compuerta OR de dos entradas

Compuerta XOR de dos entradas

INFORME PREVIO Nº 1 7
Ing. Óscar Casimiro Pariasca
UNMSM – FIEE LABORATORIO CIRCUITOS DIGITALES I

Compuerta NOR de dos entradas

̅
A
A
̅̅̅̅̅̅̅
A+B
B ̅̅̅̅̅
̅. B
A ̅ =A+B
̅
B

Compuerta NAND de tres entradas

A. B

̅̅̅̅̅̅̅̅
A. B. C
C

INFORME PREVIO Nº 1 8
Ing. Óscar Casimiro Pariasca

Das könnte Ihnen auch gefallen