Entdecken Sie eBooks
Kategorien
Entdecken Sie Hörbücher
Kategorien
Entdecken Sie Zeitschriften
Kategorien
Entdecken Sie Dokumente
Kategorien
Preinforme Nº1
Aplicación de las compuertas universales
Juan David Puentes Gonzalez
20162152837
Juan Jose Portilla Rodriguez
20162153114
Subgrupo 01-01 – Puesto 4
ENTRADAS SALIDA
I. DESARROLLO TEÓRICO ̅
A B C ̅+𝑩
𝑿 = (𝑨 ̅ )𝑪
TTL CMOS TTL CMOS TTL CMOS TTL CMOS
Eucación formulada para el desarrollo de la practica
0.8 1.5 0.8 1.5 0.8 1.5 2.7 4.95
𝑋 = (𝐴̅ + 𝐵̅ )𝐶̅
0.8 1.5 0.8 1.5 2 3.5 0.5 0.05
0.8 1.5 2 3.5 0.8 1.5 2.7 4.95
Procesamiento de la ecuación formulada para aplicar
compuertas NOR 0.8 1.5 2 3.5 2 3.5 0.5 0.05
𝑋 = (𝐴̅ + 𝐵̅ )𝐶̅ 2 3.5 0.8 1.5 0.8 1.5 2.7 4.95
2 3.5 0.8 1.5 2 3.5 0.5 0.05
2 3.5 2 3.5 0.8 1.5 0.5 0.05
Tabla de verdad logica 2 3.5 2 3.5 2 3.5 0.5 0.05
3𝑉
𝑅𝑐 = = 150Ω
20𝑚𝐴
> Laboratorio Nº 1: Aplicación de las compuertas universales < Grupo: 01 Subgrupo: 01–Puesto 4 2
𝐼𝑐 20𝑚𝐴
𝐼𝑐 = 𝛽𝐼𝑏 ⇒ 𝐼𝑏 = = = 62.5𝑢𝐴
𝛽 320
4.25𝑉
𝑅𝑏 = = 68𝑘Ω
62.5𝑢𝐴
C) 1. TTL
𝑉𝑥 = 2.7 Circuito B
0.9𝑉
𝑅𝐻 = = 45Ω; 𝑆𝑒 𝑒𝑙𝑖𝑔𝑒 47 Ω
20𝑚𝐴
2. CMOS
𝑉𝑥 = 4.95
3.15𝑉
𝑅𝐻 = = 157.5Ω; 𝐶𝑜𝑚𝑒𝑟𝑐𝑖𝑎𝑙 = 150Ω
20𝑚𝐴
D) 1.TTL
𝑉𝑥 = 0.5𝑉
2. CMOS
𝑉𝑥 = 0.05𝑉
3.15𝑉
𝑅𝑙 = = 157.5Ω; 𝐶𝑜𝑚𝑒𝑟𝑐𝑖𝑎𝑙 = 150Ω
20𝑚𝐴
Circuito A
Circuito D
> Laboratorio Nº 1: Aplicación de las compuertas universales < Grupo: 01 Subgrupo: 01–Puesto 4 3
http://casadelled.com.ar/ZZ-GY-S0001B,ZL-
503RCA2.pdf
https://alltransistors.com/pdfview.php?doc=2n3904g.
pdf&dire=_upd