Sie sind auf Seite 1von 23

UNIVERSIDAD SIMON BOLIVAR.

DEPARTAMENTO DE ELECTRONICA Y CIRCUITOS.


ELECTRONICA DIGITAL: EC - 3713.
LOGICA COMBINATORIA / PROBLEMARIO.

1.- Obtenga la Tabla de la Verdad de las siguientes expresiones lógicas:


_ __ ___
a.) H = A C + D B + C D A

r.:

A B C D H
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 1
0 1 0 0 0
0 1 0 1 0
0 1 1 0 1
0 1 1 1 1
1 0 0 0 1
1 0 0 1 1
1 0 1 0 1
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 0

_ ___
b.) L = AB + BDA

________
_ __
c.) M = B (A + D) + C B A

____ _
d.) Q = A C D + (B ⊕ C)

_____
_____ _ _ _
e.) R = (H ⊕ G) + (F ⊗ G) + E F G H

________________
_ _____
f.) U = G (E ⊕ G) + (H G) + E F G H

1
1
2.- Minimize las siguientes expresiones lógicas:

a.) ______________
________ _
F = D + CA + DA

​Solución:
___________
_ ___ _
F = D CA + DA

________________
_ _ _ _
F = D(C+A) + DA

_________________
_ _ _ _ _
F = DC + DA + DA

________________
_ _ _ _
F = DC + D(A+A)

________
_ _ _
F = DC + D

__________
_ _
F = D(C + 1)

_
_
F = D

F = D

b.) _____________
_________
_ _____ _
J = A + B + DCA r: J = A

c.) ________ ___


____ _
2
2
E = A + A⊕B + AC

d.) _________________
____
_ _ ______ _
K = A B + A C (B + C) r.: K = A + BC

e.) __________________
__________
_ _ _
T = ABC + A + B + C

f.) __________________
_____ ___ _
N = A ( D ⊕ C) + (D A) C

g.) __________
_ __ _
E = A C + A (A B + B A) r.: E = AC + AB

h.) _____________________
____________ _____
____ _
U = G + B ( A ⊕ G) + A B G

i.) ________________________________________
________________
__________________ ________
_ _ ___
_ _
S = (AC + B + DC) C + (D⊗A)(AC+B) + (D
A+B)A

j.) __________________________________
_____________________________
__________
_ _ ___ _______
_
L = B+(A ⊕ C) D + C DB (B ⊕ A) + A + B + C

3
3
k.) ________________________________________
_______________________
__________________
_____ _____
_ _ _
J = (DBA (C⊗D))(AB(C+DA) + CBA)

3.- Sin minimizar los circuitos digitales combinatorios presentados a


continuación
transforme cada uno en otro con solo compuertas NAND y escriba su
ecuación lógica.

a.)

b.)

c.)

4.- Desarrolle la expresión y establezca las condiciones para que la salida S


sea
igual a "1" lógico.
a.) ______________
_________
_ _ _
S = A + BC + BDA r: S = A B (C + D)

A=1 A=1
B=1 y B=1
C=0 C=X
D=X D=1

b.) _________________________
___________
_ _ ___ _
S = (A B + C) ⊕ D + A C (B + D)

4
4
​Solución:
____________
____________ ________
_ _ ___ _
S = (A B + C) ⊕ D A C (B + D)

_______ ___ ______


_ _ _ ___ _
S = ((A B + C) D + (A B + C) D ) (A C + (B + D))

________
_ _ _ _ _
S = (A B D + C D + A B C D ) (A C + B D)

_ _ __ _
S = (A B D + C D + (A + B) C D ) (A C + B D)

_ ___ __ _
S = (A B D + C D + (A C D + B C D ) (A C + B D)

_ _ __ __
S = ABCD+ ACD + ABCD+BCD

__
S = ACD + BCD

r: A = 1 A=X
B=X y B=1
C=1 C=0
D=1 D=0

c.) ____________________________________
__________________ _____________
_________
_ _ __
E = (CA(D⊕ B)+DC) + (A (BD+DC)

d.) __________________
_____ ________
_ __ _
S = (A ⊕ C) B + BA + CB

e.) __________________
_________
5
5
____
__ _ ___ ___
S = (B ⊕ A) + ABD + C r: S = A B C + A B D + AB

A=0
B=0
C=0
D = X,

A=0
B=0
C=X
D=0 y

A=1
B=1
C=X
D=X

f.) _______________________
_____
_ _
Q = A + (A +BC) ⊕ (D+B)

g.) _________________
_________
___
___ _ _ _
T = ( B A C ) ⊕ ( A D + ( ( C B ) D ))

5.- Diseñe los circuitos digitales combinatorios que cumplen las siguientes
funciones lógicas:

a.) ____________
_____
__
Y = AB + A B C

I.- Con solo compuertas NOR y NOT.


II.- Con solo compuertas NAND y NOT.

r(II):

6
6
b.) ________________
_ ___
Z = ( A C D + B) D A B

I.- Con solo compuertas AND, NOT y OR.


II.- Con solo compuertas NAND.

c.) ____________________________________
_________ ________
_ _ _ _ ___
M = ( C A + E ) D + (A ⊕ B) + E D (A + E B)

I.- Con solo compuertas NOT y OR.


II.- Con solo compuertas NAND y NOT.

6.- Desarrolle y establezca la Tabla de la Verdad de las siguientes ecuaciones


lógicas:

a.) _______________
_______
_ _
S = XYZ + YZ + Z r: S = Z

b.) _____________________
_____________
_____ _ _ _
M = A B C + (A C + B) C D

c.) _______________________
________
____ _____
___ _ _
F = B C D + E (B ⊕ C) + E C

7.- Establezca en que condiciones las salidas de cada circuito sean igual a "1"
lógico.

a.)

b.)
7
7
c.)

d.)

8.- Realice las siguientes operaciones lógicas y exprese el resultado en


hexadecimal:

a.) 91E​16 ​AND ​ 2A5​16


b.) 11010010​2​ ​AND​ A71​16 r.=050​16
c.) B29​16​ ​AND​ 101101010010100111​2
d.) 2B19F​16 ​OR​ A654​16
e.) 1001101010​2​ ​OR​ 91A​16 r. = B7A​16
f.) 9C5​16​ ​OR​ 11010100101101001​2
g.) 601​16 ​EXOR​ 37E​16 r. = 57F​16
h.) 10110101​2​ ​EXOR​ D38​16
i.) C78​16​ ​EXOR​ 10101101000110110​2
​ j.) ​CPL​ (C51E​16​)
k.) ​CPL​ (E721​16​)
l.) ​CPL​ (004A​16​) r.= FFB5​16
m.) ​CPL​ (FFFF​16​)
n.) ​CPL​ (11110000​16​) r.= 0F​16

9.- Obtenga la ecuación lógica minimizada u óptima de cada Mapa de


Karnough:

a.) Salida H:

r.: los agrupamientos óptimos son los siguientes:

8
8
La ecuación lógica de H es la siguiente:
__ _ _
H = ABC + BC + AC

b.) Salida U: c.) Salida A:

d.) Salida J: r.: los agrupamientos óptimos son los


siguientes:

La ecuación lógica de J es la siguiente:


_ _
J = B + ACD

e.) Salida Y: f.) Salida P:

10.- Dado el siguiente circuito con comparador obtenga los mapas de


Karnough,
las ecuaciones lógicas y los circuitos lógicos equivalentes de las salidas
A>B, A=B y A<B siendo las variables de entrada: D, E, F y G.

11.- Dado el siguiente circuito con comparador obtenga los mapas de


Karnough,
las ecuaciones lógicas y los circuitos lógicos equivalentes de las salidas
V, U y T siendo las variables de entrada: C, D, E y G.

12.- Determine cuando la salida S de este circuito con comparador se hace


"1"
lógico con respecto a las entradas C, D, E y F.

13.- Determine las ecuaciones de las salidas X del siguiente decodificador 3


a 8:

9
9
14.- Establezca el Mapa de Karnough de F del siguiente circuito con decodificador
2 a 4:

15.- ¿Con cuales combinaciones en la entrada (A, B, C y D) hace que la


salida L sea
igual a "1" lógico utilizando el decodificador 3 a 8 ?

16.- Obtenga las expresiones que relacionan las salidas S1 y S2 con las
entradas A,
B y C, utilizando un decodificador 3:8 como se presenta en la siguiente
figura:

17.- Obtenga las expresiones lógicas que relaciona las salidas Y7, Y6, Y5, Y4, Y3,
Y2, Y1 y
Y0 del decodificador 3:8 con las entradas F, G y H que entran en el circuito
combinatorio con el comparador de 4 bits tal como se muestra en la siguiente
figura:

18.- Obtenga la expresión que relaciona la salida N del multiplexor 4:1 con las
entradas F, G y H que entran en el circuito combinatorio con el
comparador de 4 bits tal como se muestra en la siguiente figura:

19.- Establezca los Mapas de Karnough de F3, F2, F1, F0, Cyout, (A=B), G y P del
siguiente
circuito combinatorio ALU:

a.)

b.)

20.- Determine que compuertas faltan en la siguiente configuración (que no


sea
EXOR) dado las combinaciones lógicas en la siguiente Tabla de la
Verdad:

10
10
A B C D S
0 0 1 0 1
0 0 0 1 0
1 0 1 1 0

Sugerencia: comience el análisis sobre la última compuerta de 3 entradas con


las 2 primeras combinaciones lógicas de la Tabla de la Verdad.

21.- Dado el siguiente circuito digital en donde el registro B maneja un


display de
7 segmentos. Dicho registro B cambia su valor numérico (ó código) cada
cierto período, pudiéndose observar, cada vez, una letra de una palabra
en el display. Sí el registro B está conformada por los bits b7 b6 b5 b4
b3 b2 b1 y b0, en donde b7 es MSB y B0 es LSB, diga cual son los
valores numéricos del registro para que en el display aparezcan las
palabras:

A.- GENERADOR
B.- BASEBALL
C.- ESTABILIDAD
D.- INSECTO
E.- DINOSAURIO

(ej.: el código de la letra R es 50​16​, recuerde que el display es ánodo común,


cuyos
segmentos están manejados por compuertas NOT).

22.- ¿ Cuál sería los valores numéricos (código) del registro B de las
palabras, sí
las compuertas NOT fueran sustituidas por Buffers ?

23.- ¿ Cuál sería los valores numéricos (código) del registro B de las
palabras, sí
se intercambian las conexiones de los segmentos a x c y e x f ?

24.- Diseñe un circuito de 8 entradas que genera un "1" lógico en su salida


si el
total de entradas activas es par con solo compuertas EXOR y NAND.

11
11
25.- ¿Qué compuerta(s) colocaría en la caja para que la salida S sea igual a
"0"
lógico cuando las entradas A, B y C sean igual a "1 lógico" al mismo
tiempo?

26.- Se tiene un calentador que trabaja con 2 diferentes resistencias (LA y


LB)
que son activadas a la línea de 480 volts a través de interruptores que
son
controladas cada uno por un circuito combinatorio de dos salidas (S1 y
S2,
que controla a LA y LB respectivamente). El calentador posee un
selector de 4
rangos de temperatura a saber:

​RANGO 0:​ temperatura ambiente - 50º C.


​RANGO A:​ 50º C - 60º C
​RANGO B:​ 60º C - 75º C
​RANGO C: ​> 75º C

Sí el calentador trabaja a plena potencia las resistencias LA y LB son


las que estarán activas. Sí el calentador trabaja a media potencia solo la
resistencia LA ó solo la resistencia LB son las que estarán activas y la
temperatura se estabilizará en uno de los rangos dados por el selector
(A ó B) y luego permanecerá la temperatura constante en ambos casos.
Sí el calentador no opera las resistencias LA y LB estarán desconectadas
de la línea. La resistencia LA calienta 2.5 veces más que la resistencia
LB.

A.- Encuentre la expresión lógica de S1 y S2 en función de los rangos A, B y


C.
B.- Diseñe con compuertas NAND, NOT y EXOR las salidas S1 y S2 que
controlan las
resistencias LA y LB.

r.: (caso trivial: S1 = LA; S2 = LB)

12
12
27.- Diseñe con compuertas NAND y EXOR, una red combinatoria cuya salida
sea
"0" lógico, cuando sus 4 bits de entrada sean igual a un número par y
que no
sea además un valor múltiplo de 3 (base decimal).

28.- Se tiene una entrada binaria variable a un circuito digital en cadena de


4 (A B C D);
Ej.: 0010 representa el 2​10​, 1111 representa el 15​10​. Diseñe el circuito
digital para
que la salida R sea igual a 1 cuando la raíz cuadrada del equivalente
decimal de
las entradas binarias sea igual a un número entero.

29.- Se tiene un circuito que ejecuta una operación matemática con 2


números de 2
bits cada uno, dando como resultado un número de 4 bits. La operación
matemática a ejecutar es la siguiente:

E = A - 2*B + 1

Tanto A como B son valores siempre mayores o iguales a cero,

Ej.: DEC A=3 B=0 E=6


BIN A = 11 B = 00 E = 110

El resultado de E también puede ser menor a cero,

Ej.: DEC A=3 B=2 E = -4


BIN A = 21 B = 10 E = -100

Siendo: A1 y A2 los bits de A; B1 y B2 los bits de B; E1, E2, E3 y E4 los


bits de E y
SIGN el bit del signo el cual se hace "1" lógico para el caso en que el
resultado es menor e/o igual a cero (sí el resultado de E es igual a
cero, SIGN es igual a X (Don´t care)).

13
13
I.- Establezca la tabla de la Verdad de E1, E2, E3, E4 y SIGN.
II.- Establezca los mapas de Karnough de E1, E2, E3, E4 y SIGN.
III.- Escriba las ecuaciones lógicas de E1, E2, E3, E4 y SIGN.
IV.- Diseñe el circuito digital que representa las ecuaciones lógicas de E1,
E2, E3,
E4 y SIGN utilizando solo las siguientes compuertas lógicas:
a.) Con sólo compuertas NAND de cualquier cantidad de entradas y
NOT.
b.) Con colo compuertas NAND de solo 3 entradas y NOT.
c.) Con solo compuertas NOR de cualquier cantidad de entradas.

30.- Un proceso termodinámico está monitoreado por 5 sensores. Diseñe


con
compuertas NAND una alarma que funcione sí:
a.) La presión está por encima del límite tolerable y la válvula de
escape está
cerrada.
b.) El reloj señala el fin del proceso y la temperatura no es la
adecuada.
c.) La válvula de escape del gas está abierta, el reloj señala que el
proceso no
ha culminado y la mezcla se encuentra en estado líquido.

r: Sí definimos a: P = Presión está por encima del límite tolerable.


V = Válvula de escape está abierta.
F = El reloj señala el fin del proceso.
T = Temperatura es la adecuada.
M = Mezcla se encuentra en estado líquido.

_ _ _
AL = P V + F T + V F M

31.- Se tiene un casino donde utiliza en uno de sus juegos de azar varios
circuitos combinatorios de seguridad entre las cuales hay un grupo que
verifica en forma generalizada sí el valor total de la suma de un lance de un
par de dados puede estar integrado por cada dado en individual.

La entrada del circuito combinatorio donde aparece la información de la


suma de los 2 dados está definida por la siguiente ecuación de 4 bits:

Suma de dados = 8*D + 4*C + 2*B + 1*A

Ej.: sí la suma de dados da 9, tanto D como A son iguales a "1" lógico.

14
14
Por lo tanto el circuito combinatorio posee 7 salidas correlacionadas
con el número de un dado: UNO, DOS, TRES, CUATRO, CINCO y SEIS,
además de una salida especial que la definiremos como ERX.

Cada uno puede hacerse "1" lógico, si los números de cada dado
pueden conformar la suma de ellos. Ej.: la suma de los dados después de
un lance es 8, dicho valor puede estar conformado por los dados 2 y 6, 3 y
5 ó el doble 4; en este caso las salidas DOS, TRES, CUATRO, CINCO y SEIS
están en "1" lógico y las demás en "0" lógico.

Hay combinaciones en la entrada que son imposibles de producirse,


tales como los valores 1, 14, etc. En este caso sí aparecen, la salida ERX
debe ser igual a "1" lógico.

I.- Establezca la Tabla de la Verdad, Mapas de Karnough y ecuaciones


lógicas de
las salidas de ERX, UNO, DOS, TRES, CUATRO, CINCO y SEIS.
II.- Grafique con compuertas lógicas las salidas ERX, UNO, DOS, TRES,
CUATRO,
CINCO y SEIS.

32.- En un sistema de potencia se dispone de un relevador de fase de


potencia
modificado ubicado en el siguiente diagrama unifilar:

El relevador de fase de potencia modificado mide el ángulo que existe


entre el voltaje de línea (Vl = Vref) y la corriente que pasa por ella (IL). La
salida del relevador está conectado a un conversor analógico-digital (A/D)
que envía la información del defasaje (α) entre el voltaje y la corriente a un
circuito combinatorio que posee varias salidas de control.

La salida del conversor (A/D) es de 4 bits y su ecuación de información


es la siguiente:
​α​ = 22.5 (8 x D + 4 x C + 2 x B + A)

donde D es MSB y A es LSB.

Dicha ecuación implica que el defasaje de la corriente y voltaje de línea


cubre los 360º, por lo tanto el diagrama fasorial angular es el siguiente:

15
15
La corriente tiende a ser resistiva positiva si está en fase con el voltaje de la
línea.

En los cuadrantes II y III la potencia activa es entregada de la línea hacia la


barra B2.

Sí las corrientes tienden a ser muy inductivas o capacitivas, entonces tienden


a las abscisas respectivas.

Sí las corrientes tienden a ser poco inductivas o capacitivas, tienden a las


ordenadas.

Sí la corriente posee 180º de defasaje con respecto al voltaje (Vref) quiere


decir que la línea está entregando a la barra B2 pura corriente resistiva.

El circuito combinatorio posee varias salidas a saber:


F1: se activa cuando se detecta en la línea potencia activa negativa.
F2: se activa cuando la corriente tiende a ser muy inductiva.
F3: se activa cuando la corriente tiende a ser de medianamente a poco
inductiva.
F4: se activa cuando no hay presencia de potencia reactiva en la línea.

a.) Determine la Tabla de la Verdad de F1, F2, F3 y F4.


b.) Establezca los Mapas de Karnough de F1, F2, F3 y F4.
c.) Establezca las ecuaciones lógicas de F1, F2, F3 y F4.
d.) Grafique con compuertas lógicas a:
I.) F1 y F3 con cualquier tipo de compuertas.
II.) F2 y F4 con solo compuertas NOR y NOT.

33.- Se tiene un ambiente en una planta industrial al que se desea


mantener
constante su humedad relativa, el cual tiende siempre a aumentar. Esto
es logrado por una serie de 3 deshumidificadores controlados por un
circuito digital estático combinatorio que recibe información binaria
de un higrómetro analógico-digital. El esquema es el que aparece a
continuación:

La humedad relativa mínima del ambiente es siempre 60% y es a partir


de ese valor que el higrómetro envía la información al circuito digital.

La salida A transmite la información en bits de la humedad de 2.5%.


La salida B transmite la información en bits de la humedad de 5%.
La salida C transmite la información en bits de la humedad de 10%.
16
16
La salida D transmite la información en bits de la humedad de 20%.

Como ejemplo si la humedad del ambiente es igual a 84%, solo las


salidas A y D estarán en "1" lógico ya que el higrómetro envía la información
de humedad relativa de 82.5% (60% + 20% + 2.5%): la aproximación se
realiza por debajo, y como se vio en el enunciado esta debe comenzar a
partir del 60%.

Las salidas del higrómetro entran al circuito digital que poseen a su vez
varias salidas que controlarán el encendido de los deshumidificadores (H1,
H2 y H3) que se encargarán de reducir la humedad relativa del ambiente.

Los deshumidificadores son activados para su funcionamiento por el


circuito digital, dependiendo de la humedad relativa del ambiente a partir del
60%, como se establece en la siguiente tabla:

Humedad relativa (%) Deshumidificadores a


operar
0 - 62 ninguno
62.5 - 67 H1
67.5 - 70.5 H2
71 - 82 H3
82.5 - 85.5 H1 y H3
86 - 89.5 H1 y H2
90 - 92.5 H2 y H3
≥ 93 H1, H2 y H3

I.- Establezca la Tabla de la Verdad de H1, H2 y H3.


II.- Establezca el Mapa de Karnough de H1, H2 y H3.
III.- Deduzca la expresión lógica de H1, H2 y H3.
IV.- Diseñe con solo compuertas lógicas NAND de cualquier cantidad de
entradas,
NOT y EXOR las expresiones lógicas que definen H1, H2 y H3.

34.- Se tiene un circuito digital combinatorio que controla a un interruptor


que
conecta un banco de condensadores a una línea de 24 KV, tal como se
presenta en el siguiente diagrama unifilar:

El banco de condensadores sirve para compensar el flujo de potencia


reactiva de la línea, y cada banco está formado por cuatro condensadores de
diferente valor a saber C1 = 1 µf., C2 = 2µf., C3 = 4 µf. y C4 = 8 µf., los
cuales están asociados a los interruptores A, B, C y D respectivamente.

Como se observa en el diagrama hay un medidor del flujo de potencia


reactivo que está conectado a un control de interruptores para los

17
17
condensadores, por lo tanto si el flujo de potencia reactivo es tal el control
activa a aquellos condensadores necesarios para hacer la compensación del
flujo previamente establecido. Pero debido a ciertas características del
sistema algunas combinaciones de los interruptores para hacer la
compensación son aceptados y otras no por lo que a través de un circuito
combinatorio esta hace que para ciertos valores de flujo el interruptor R
queda cerrado y para otros abierto. Para este último caso la compensación
se lograra hacer de otra forma.

Para que el interruptor R se active, el valor de QVAc (KVar)están


comprendidos en los siguientes rangos (previamente calculado en base a
QVAr1):

375 ≤ QVAc ≤ 440,


860 ≤ QVAc ≤ 888,
1948 ≤ QVAc ≤ 1995,
2325 ≤ QVAc ≤ 2840 y
3000 ≤ QVAc

A.- Establezca la tabla de la verdad, el mapa de Karnough y la expresión lógica


de R.
B.- Diseñe con solo los siguientes tipos de compuertas: NAND, NOT y EXOR
la
expresión lógica que define a R.
​ 2
QVAc = (VL-L) * ω​ ​ * Ceq

r.: Tabla de la Verdad de R:

D C B A QVAc (KVAr) R
0 0 0 0 0 0
0 0 0 1 217 0
0 0 1 0 434 1
0 0 1 1 651 0
0 1 0 0 868 1
0 1 0 1 1085 0
0 1 1 0 1302 0
0 1 1 1 1520 0
1 0 0 0 1737 0
1 0 0 1 1954 1
1 0 1 0 2171 0
1 0 1 1 2388 1
1 1 0 0 2605 1
1 1 0 1 2822 1
1 1 1 0 3040 1
1 1 1 1 3257 1

Mapa de Karnough de R con sus agrupamientos de "1" respectivos:

18
18
Ecuación lógica de R:
__ _ _ _
R=AD+ABC+ABCD+ABC

Diagrama lógico de R:

35.- Diseñe con compuertas EXOR, NAND y OR una red combinatoria cuya
salida sea
"1" lógico, cuando sus 4 bits de entrada sean un número comprendido
entre el
5 y el 11 (base decimal), ambos inclusive, excepto el número 7.

36.- Se tiene un motor sin escobillas al cual se le realiza el control de posición


con
utilizando un codificador 4:16 y un circuito combinatorio.

El codificador proporciona una señal de 4 bits que indica la posición del


eje del
motor en pasos de 22.5º.

Utilizando el código que se muestra en la siguiente tabla:

Posición del eje del Motor D C B A


0 - 22.5º 0 1 0 1
22.5 - 45º 1 0 1 0
45º - 67.5º 0 0 1 1
67.5 - 90º 1 0 1 1
90º - 112.5º 0 1 0 0
112.5 - 135º 0 1 1 1
135º - 157.5º 1 0 0 0
157.5 - 180º 1 1 1 0
180º - 202.5º 0 0 0 1
202.5 - 225º 1 1 0 1
225º - 247.5º 0 0 0 0
247.5 - 270º 1 1 0 0
270º - 292.5º 0 0 1 0
292.5 - 315º 1 1 1 1
315º - 337.5º 1 0 0 1
337.5 - 360º 0 1 1 0

19
19
Diseñe un circuito digital que detecte cuando el eje del motor está en el II
cuadrante: obtenga su Tabla de la Verdad, Mapa de Karnough, ecuación lógica
y el circuito.

37.- Un telar dispone de una máquina de corriente contínua al que se le


puede
variar su velocidad angular a través de la variación de la corriente de
campo
(excitación independiente) mediante la intercalación de resistencias en
serie por
medio de contactores conectados en paralelo con ellas. El esquema del
circuito es
el siguiente:

Como se puede observar los contactores A, B, C y D son accionados por


el Control de bobinas. Ya que el telar funciona para algunas velocidades
prefijadas por el fabricante, se diseña un circuito de control que energizará
la bobina E cuando la velocidad del motor, producida por la combinación de
las resistencias en serie a través de los contactores A, B, C y D, no es la
prefijada por el fabricante. Al producirse esta condición, los contactores E
asociados (que son normalmente cerrados) se abrirán y el motor se
desenergizará y se detendrá.

La relación entre resistencia intercalada en serie al campo (R) y la


velocidad angular del motor (n) es:

n = 8000 ( 1 - e ​-(R-100)/415​ )

siendo: A: el contactor que está en paralelo a la resistencia de 10 ohmios,


B: el contactor que está en paralelo a la resistencia de 20 ohmios,
C: el contactor que está en paralelo a la resistencia de 40 ohmios
y
D: el contactor que está en paralelo a la resistencia de 80 ohmios.

Las velocidades angulares (en rpm) permitidas son:

200 ≤ n ≤ 275,
750 ≤ n ≤ 1275,
1880 ≤ n ≤ 2105 y
2400 ≤ n ≤ 2550.

20
20
I.- Establezca la Tabla de la Verdad de E **.
II.- Establezca el Mapa de Karnough de E.
III.- Deduzca la expresión lógica de E.
IV.- Diseñe con solo las siguientes compuertas lógicas la expresión lógica
que
define E.

** NOTA: puede considerar "1" lógico cuando los contactores A, B, C y D están abiertos.

38.- Para realizar el control de calidad de los productos que se elaboran en


una fábrica a cada producto se le van a efectuar cuatro pruebas, cuyo
resultado puede ser positivo o negativo. La importancia relativa del resultado
de cada una de las pruebas sobre la calidad final del producto es la
siguiente:

Prueba A = 40 %,
Prueba B = 30 %,
Prueba C = 20 % y
Prueba D = 10 %.

Si el producto obtiene un 60% o más de resultados positivos, se


considera satisfactorio, si obtiene un 40% o menos de resultados positivos
se rechaza; y si obtiene un 50% de resultados positivos, se debe regresar a
los operarios para que traten de mejorarlo.

Se desea contar con un circuito digital tal que a medida que el


responsable del control de calidad vaya ejecutando las pruebas, introduzca
en dicha máquina el resultado de las mismas, mediante interruptores
dispuesto en la forma mostrada en la siguiente figura:

Al finalizar las cuatro pruebas, debe encenderse el led azul si el producto


es satisfactorio, el rojo se debe rechazar y el blanco si se debe enviar de
regreso a los operarios.

Diseñe el circuito descrito con solo compuertas EXOR, NAND y NOT.

Una vez construido el circuito indique como puede lograr que opere en
las formas descritas a continuación, realizándose el menor número de
modificaciones:

A.- Al finalizar las pruebas, se enciende también el led azul si el resultado de


la
prueba A es positivo y el led rojo si es negativo.

21
21
B.- Al finalizar las pruebas el led blanco se enciende si el resultado es del
50%
positivo pero también se debe encender el led azul si el resultado de las
pruebas A y D son positivos ó el led rojo si el resultado de las pruebas B
yC
son positivos.

39.- Se desea diseñar un circuito combinatorio detector de números


primos PR
que van del 0 al 15. Las entradas, definidas en valores de
conversión binaria son PR3, PR2, PR1 y PR0, en donde PR3 es MSB y
PR0 es LSB conformando el número PR como PR3PR2PR1PR0; la
salida del circuito se define como D.

A.- Establezca la Tabla de la Verdad de la salida D, considerando a ella


como
"1" lógico cuando el número PR es primo.
B.- Establezca el Mapa de Karnough y la ecuación lógica de D.
C.- Grafique el circuito lógico de D utilizando solo compuertas NOT, NAND,
SNOR y/o
EXOR.

40.- Dos estudiantes lógicos AP y BP deciden jugar a PIEDRA, PAPEL ó


TIJERA.

Con un circuito lógico de 2 salidas AP y BP se establece cual de los


2 estudiantes acierta en el juego con un "1' lógico.

Cada estudiante puede mostrar en el juego 4 combinaciones


posibles: si las opciones del estudiante AP está conformado por los bits
de entrada (muestra) A2 y A1 y el estudiante BP por los bits de entrada
(muestra) B2 y B1, los mismos deberán regirse por la siguiente tabla:

ESTUDIANTE ESTUDIANTE MUESTRA


AP BP

A2 A1 B2 B1
0 0 0 0 NADA
0 1 0 1 PIEDRA
1 0 1 0 PAPEL
1 1 1 1 TIJERA

Existen, además, las siguientes condiciones:

22
22
I.- Si uno de los 2 estudiantes no muestra nada y el otro sí muestra, el primero
obtiene un "0" lógico y el otro un "1" lógico.
II.- Si los 2 muestran lo mismo: "0" lógico.

A.- Establezca la Tabla de la Verdad de las salidas AP Y BP:

A2 A1 B2 B1 AP BP
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

B.- Establezca los Mapas de Karnough y las ecuaciones lógicas de AP y BP:


C.- Grafique el circuito lógico de AP y BP con solo compuertas NAND, EXOR y/ó
NOT.

23
23

Das könnte Ihnen auch gefallen