Sie sind auf Seite 1von 5

Catedra Calculatoare

Raport
ASDN
Lucrarea de laborator nr.1
Tema: Sinteza circuitelor logice combinationale

Varianta 7

A îndeplinit:st.gr. C-162 Marjina Alexandru


A controlat: asistent universitar Munteanu Silvia

Chișinău-2017
Scopul lucrarii: studierea practica si cercetarea procesuli de sinteza a circuitelor logice
combitionale.

𝒚𝟏 = 𝒗(𝟎, 𝟏, 𝟓, 𝟔, 𝟕, 𝟖, 𝟏𝟎, 𝟏𝟐, 𝟏𝟒, 𝟏𝟓)

̅̅̅̅
FDM=𝑥 1 . ̅̅̅̅
𝑥2 . ̅̅̅
𝑥3 + 𝑥1 ̅̅̅̅
𝑥3 . 𝑥
̅̅̅4 + ̅̅̅𝑥
𝑥1 2 𝑥4 + 𝑥1 𝑥3 𝑥̅̅̅4 + 𝑥2 𝑥3
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅ 𝑥3 ∗ ̅̅̅̅̅̅̅̅̅̅
𝑥4 ∗ ̅̅̅̅̅̅̅̅̅
𝑥1 2 𝑥4 ∗ ̅̅̅̅̅̅̅̅̅
FDM=𝑥 1 . ̅̅̅̅
𝑥2 . ̅̅̅ 𝑥1 ̅̅̅̅
𝑥3 . ̅̅̅ ̅̅̅𝑥 𝑥1 𝑥3 ̅̅̅
𝑥4 ∗ ̅̅̅̅̅̅
𝑥2 𝑥3 (Forma SI-NU)
00 01 11 10
00 1 1 1
01 1 1
11 1 1
10 1 1 1

Costul C =19Q
Timp de retinere Td=2𝜏
Diagrama de timp
FCM=(𝑥1 + 𝑥3 + 𝑥 ̅̅̅̅ ̅̅̅̅ 𝑥4 ∗ ̅̅̅̅
4 ) ∗ (𝑥1 +𝑥3 + ̅̅̅) (𝑥1 +𝑥2 + ̅̅̅̅
𝑥4 ) ∗ (𝑥1 + 𝑥̅̅̅2 + 𝑥3 + 𝑥4 )
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅ ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
FCM=((𝑥 1 + 𝑥3 + 𝑥 4 + (𝑥
̅̅̅) ̅̅̅+𝑥
1 3+𝑥 ̅̅̅)
4 + ((𝑥1 +𝑥2 + 𝑥 ̅̅̅)
4 + (𝑥1 + 𝑥 ̅̅̅2 + 𝑥3 + 𝑥4 )) (SAU-NU)
00 01 11 10
00 0
01 0 0
11 0 0
10 0

Costul C =21
Timp de retinere Td=3𝜏
Diagrama de timp
𝒚𝟐 = 𝒗(𝟏, 𝟐, 𝟒, 𝟖, 𝟗, 𝟏𝟎, 𝟏𝟏, 𝟏𝟐)
FDM=𝑥2 ̅̅̅̅
𝑥3 . ̅̅̅
𝑥4 + ̅̅̅.
𝑥2 ̅̅̅̅
𝑥3 . 𝑥4 + 𝑥 ̅̅̅𝑥
2 3 ̅̅̅
𝑥4 + 𝑥1 ̅̅̅ 𝑥2
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅̅̅̅̅̅̅
𝑥4 ∗ ̅̅̅̅̅̅̅̅̅̅̅
𝑥3 . 𝑥4 ∗ ̅̅̅̅̅̅̅̅̅
̅̅̅4 ∗ ̅̅̅̅̅̅
FDM=𝑥 2 ̅̅̅̅
𝑥3 . ̅̅̅ 𝑥
̅̅̅.
2 ̅̅̅̅ 𝑥
̅̅̅𝑥
2 3𝑥 𝑥1 𝑥
̅̅̅2 (SI-NU)
00 01 11 10
00 1 1 1
01 1 1
11 1
10 1 1

Costul C =15
Timp de retinere Td=2𝜏
Diagrama de timp
̅̅̅2 + 𝑥3 + ̅̅̅̅
FCM=(𝑥 𝑥4 ) ∗ (𝑥1 + ̅̅̅ 𝑥4 ∗ ̅̅̅̅
𝑥3 + ̅̅̅) (𝑥2 + ̅̅̅̅
𝑥3 ) ∗ (𝑥1 + 𝑥2 + 𝑥3 + 𝑥4 )
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ ̅̅̅̅̅̅̅̅̅̅̅̅
𝑥3 + ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅2 + 𝑥3 + 𝑥
FCM=(𝑥 4 + (𝑥1 + ̅̅̅
̅̅̅) 𝑥4 + (𝑥
𝑥3 + ̅̅̅) ̅̅̅2 + ̅̅̅) (𝑥1 + 𝑥2 + 𝑥3 + 𝑥4 ) (Forma Sau-NU)
00 01 11 10
00 0
01 0 0
11 0 0 0
10 0 0

Costul C =20
Timp de retinere Td=3𝜏
Diagrama de timp

Concluzie:
In acest laborator am aplicat cunostintele teoretice in practica. In acest laborator am avut 2
functii ce le-am minimizat in formele FDM si FCM prin intermediul diagramei Karnough apoi in
cele din urma am facut formele SI-NU si SAU-NU apoi am asamblat cele 4 circuite logice care
am incercat ca circuitele sa fie cit mai optimizate si ca costul sa fie cit mai mic. Astfel am
analizat costul si timpul de retinere. In concluzie am inteles ca optimizarea circuitelor sunt foarte
importante pentru programarea micropocesoarelor care trebuie sa fie cit mai optimizate .

Das könnte Ihnen auch gefallen