Sie sind auf Seite 1von 2

Université Kasdi Merbah Ouargla

Faculté des Nouvelle Technologies d’informatique et de Communication


Département d’électronique et Télécommunication
Option : L3 Electronique Module : Système a Microprocesseur

Solution de TD N°2 : Les Mémoires


Solution d’Exercice 1 :
 Il y’a 65536 possibilités par pixel⇒ log2(65536) = log2(216) = ln (65536)/ln(2)=16
⇒ Il faut 16 bits (i.e., 2 octets) pour coder chaque pixel.
Nombre totale de pixel dans l’écran est 1280×1024 = 1310720 pixels.
Nombre totale de bit dans l’écran est = 1280×1024×16= 20971520 bits.
 La taille de la mémoire (en mégaoctets) occupée par une page d'écran :
Nombre totale de octets dans l’écran est = 20971520 bits/(8 bit)= 2621440 octets ⇒
2621440 octets /(220)= 2.5 Mo.⇒ Il faut 2.5 Mo pour représenter le contenu d’une page´ écran.
Solution d’Exercice 2:
Pour une mémoire à la capacité de 16 k × 32.
1- Le nombre de bits pour chaque mot est donné 32 bits.
2- Le nombre de mots qu’elle peut stoker est = 16× 210=16 ×1024 = 16384 mots de 32 bits.
3- Le nombre de cellules contenues dans la mémoire est = 16384×32 = 524 288 bits (cases).
4- Le nombre total d’adresses différentes est 16× 210 = 16384 adresses différentes.
Solution d’Exercice 3:
Une mémoire stocke 8 K mots de 16 bits.
1-- A) Le nombre de lignes de sortie de données est 16 lignes.
B) Le nombre de lignes d’adresse est = 13 lignes = ln(8×210)/ln(2).
2-- La capacité de mémoire en octets est = (8×210 × 16)/8 = 16 k octets.

Solution d’Exercice 4:
On désigne une mémoire de 2K×8 bits.
1- Le nombre de mot on peut mémoriser dans cette mémoire est = 2×210 =2048 mots.
2- Le nombre totale de bit de cette mémoire est = 2×210× 8= 16384 bits.
3- Le nombre de fils d’adresse seront nécessaire est = 11 = ln(2×210)/ln(2).

Solution d’Exercice 5:
On a plusieurs RAM (M1) ayant une capacité de 2 Mbits avec un bus de donnée de 4 bits, une
entrée CS et une entrée WE. On désire réaliser une RAM (M2) ayant une capacité de 4 Mbits.
Les bus de Commande et de donnée des deux RAM sont identiques.

Mr A LATI Page 1/1 UKMO


Université Kasdi Merbah Ouargla
Faculté des Nouvelle Technologies d’informatique et de Communication
Département d’électronique et Télécommunication
Option : L3 Electronique Module : Système a Microprocesseur

1- la taille des bus d’adresse des deux types de mémoire :


M1 => (2 Mbits/4) mots de 4 bits = (2 ×220 bits/22) mots de 4 bits = 219 mots de 4 bits => 19 lignes d’adresse.
M2=> (4 Mbits/4) mots de 4 bits = (22 ×220 bits/22) mots de 4 bits = 220 mots de 4 bits => 20 lignes d’adresse.
2- Les bits d’adresse pour déterminer le CS des mémoires M1 :
Le type d’assemblage on doit réaliser est de mettre deux boitiers de M1 en série avec CS diffèrent via un décodeur
3- le schéma de câblage :

4- Les adresses possibles des boitiers en hexadécimale :


Adresses Binaire Adresses Hexadécimale

Boitier Début Fin Début Fin


A19 A18 ………… A0 A19 A18 ………… A0 A4 A3 A2 A1 A0 A4 A3 A2 A1 A0

B1 0 0 ……………… 0 → 0 1 ……………… 1 0 0 0 0 0 → 7 F F F F

B2 1 0 ……………… 0 → 1 1 ……………… 1 8 0 0 0 0 → F F F F F

5- L’adresse (51510) => 51510 = 00203 => B1


6- L’adresse (9A84416) => 9A84416 ==> B2

Mr A LATI Page 1/1 UKMO

Das könnte Ihnen auch gefallen