Sie sind auf Seite 1von 6

ESCUELA POLITCNICA DEL EJRCITO

Geovanny Guano. Facultad de Ingeniera Electrnica en Redes y Comunicacin de Datos. Ing. Pablo Molina.

INFORME
1. Tema.  Decodificador de Cdigo Gray a Cdigo Binario con acople de display. 2. Objetivos.  Se pretende hacer un primer ensayo de diseo completo de un circuito combinacional. Esto incluye plantear el problema en trminos de lgica binaria a partir de su enunciado, encontrar un circuito lo menos complejo posible que lo resuelva, comprobar el resultado por simulacin, y finalmente montar el circuito en el protoboard.  Aprender a Utilizar y Conectar correctamente los pines tanto de salida como de entrada de los diferentes tipos de circuitos integrados que se utilizarn.  Familiarizarnos con el manejo de sistemas combinacionales.  Manejar las tablas de verdad que definen los sistemas combinacionales, para de esta manera acoplar circuitos de acuerdo con el propsito deseado.  Montar y conectar C.I. digitales de la forma ms ordenada posible. 3. Teora. Cdigo Gray Es un sistema de numeracin binario en el que dos valores sucesivos difieren solamente en uno de sus dgitos. El cdigo Gray fue diseado originalmente para prevenir seales espurias de los switches electromecnicos. Actualmente es usado para facilitar la correccin de errores en los sistemas de comunicaciones, tales como algunos sistemas de televisin por cable y la televisin digital terrestre. Conversin de nmero binario a cdigo gray Para convertir de Binario a Gray puede seguirse el siguiente procedimiento. Algoritmo 1.- El MSB se deja igual 2.- Avanzando de MSB a LSB se suma cada bit con el siguiente despreciando el acarreo para obtener el siguiente bit del cdigo Gray Conversin de nmero de cdigo gray a cdigo binario Para convertir de Gray a Binario puede seguirse el siguiente procedimiento.

abla 1 Equi alencias en deci al, binario y gray

c es un c cuito combinacional con 2N entradas y N salidas cuya Un c caracterstica fundamental es que para cada combinacin de las entradas slo una de las salidas tiene un nivel lgico diferente a las dems Este circuito realiza la operacin inversa a la de un codificador de datos y es anloga a la de un demultiplexor, pero sin entrada de informacin. Existen muc os tipos, tan solo revisaremos los dos utilizados en este trabajo. Decodificador B D / Decimal. Para invertir el proceso descrito anteriormente, habra que realizar un decodificador que convirtiese el cdigo B D a decimal. Decodificador B D / 7 segmentos. Nos permite tener un visualizador numrico de 7 segmentos.
! 1 1 1 0 ( ( ) ( '$

Multiplexo es

Son circuitos combinacionales con varias entradas y una salida de datos, y estn dotados de entradas de control capaces de seleccionar una, y slo una, de las entradas de datos para permitir su transmisin desde la entrada seleccionada a la salida que es nica.

Decodificado es
'" #& $ $ #" %

   

      

Al o it o 1SB se ej 2 - Av e SB SB c s e e bit de cdigo Gray.

         2

se e s

e e

4. Diagrama de Bloques. Salidas Interruptor Input A Lgica aplicada a la resolucin Decodificador BCD/7segm.

Comparador

Multiplexor

Decodificador BCD/7segm.

Salidas decodificador1/entradas display

Visualizacin de resultados

Salidas decodificador 2/entradas display Visualizacin de resultados

5.

Diseo. Para dise ar este circuito partimos de la tabla de verdad que se genera del problema a solucionar. Dado que es un decodificador de Cdigo Gray a Cdigo Binario tenemos: A 0 0 0 0 0 0 0 0 1 1 B 0 0 0 0 1 1 1 1 1 1
5

C 0 0 1 1 1 1 0 0 0 0

D 0 1 1 0 0 1 1 0 0 1

F1 0 0 0 0 0 0 0 0 1 1

F2 0 0 0 0 1 1 1 1 0 0

F3 0 0 1 1 0 0 1 1 0 0

F4 0 1 0 1 0 1 0 1 0 1

1 1 1 1 1 1

1 1 0 0 0 0

1 1 1 1 0 0

1 0 0 1 1 0

1 1 1 1 1 1

0 0 1 1 1 1

1 1 0 0 1 1

0 1 0 1 0 1

Se denota cuatro funciones F1, F2, F3, F4 dado que cada funcin generada representa un digito en binario la unin de la respuesta de salida (en el orden que se muestra en la tabla) de cada una de las cuatro funciones dan como resultado un nmero de cuatro bits, que va desde 0 hasta 15 porque el cdigo de ingreso esta en 4 bits significando que existen 16 posibles combinaciones de salida incluido el 0. Ahora se Procede a la simplificacin de cada una de las funciones por separado, usando como herramienta para esto los mapas K llegamos a las siguientes funciones: F1= A F2= A + B F3=C(A + B) +C(A + B) F4=(A + B)(C + D) +(A + B)(C +D) Ahora con las salidas en binario se procede a dise ar un circuito acoplaor y controlador de os displays para esto usamos el integrado 74 como comparador de magnitud para el prime display, y para el segundo aplicamos un 7408 y 7404 de tal manera de conseguir el fin deseado, con estas compuertas ubicadas usamos un multiplexor el 74157 de 2 entradas y una salida para controlar la tabla de verdad que se generara parir del nmero 10 para el display 2, finalmente ubicado esto unimos todo lo del comparador a los terminales de decodificador 7447 de nodo comn y este a su vez al display 1. Luego unimos las salidas de la lgica aplicada y el multiplexor al segundo decodificador 7447 de nodo comn y estas salidas unimos respectivamente al display 2. 6. Diagrama total . El diagrama total se encuentra anexado a esto informe. Bloque A Contiene la implementacin de las cuatro funciones obtenidas de la simplificacin del problema, con compuertas de uso bsico; adems sus salidas estn concatenadas formando un nmero de cuatro bits, cuyo bit ms significativo es en este caso el led 1 mostrando como configuracin de bits un nmero en binario Bloque B En este bloque usamos un comparador 7485 de magnitud de 2 nmeros para controlar los nmeros mayores que 9 de manera de programar el display 1 que tan solo marcara 0 para nmeros menores que 9 y uno para mayores que 9. Incorporado a esto tambin se encuentra un indicador led que se activara cuando el nmero ingresado sea mayor que 9. El resto de compuertas son ya conocidas y solo se las utiliza para acoplar este bloque al siguiente. Aqu se usa tambin un multiplexor 74157 de 2 entrad y una salida para as
6

controlar la tabla de verdad que se generara a partir del nmero 10 y as desplegar los datos en el display 2 sin afectar a los datos preliminares de aqu. Bloque C Este Bloque a diferencia de los dems tan solo lleva 2 decodificadores 7447 de cdigo BCD a 7 segmentos (BCD dado que este cdigo es igual que el binario hasta el 9 y las respectivas cone iones de entrada a los 2 displays de 7 segmentos. Logrado asi que se desplieguen los resultados del 0 al 15. 7. Materiales y Costos. Los materiales utilizados y sus respectivos costos se reflejan a continuacin. Materiales 13 resistores de 330 1 Deep switch e 4 ter. 5 Led`s 1 display de 7 segm. 2 C.I. 7404 3 C.I. 7408 1 C.I. 7486 1 C.I. 7432 1 C.I. 74157 1 C.I. 7485 2 C.I. 7447 A.C. Valor unitario 0.03 $ 0.75 $ 0.10 $ 1.00 $ 0.50 $ 0.50 $ 0.70$ 0.65 $ 0.65 $ 0.70 $ 0.70$ Valor final 0.39 $ 0.75$ 0.50 $ 1.00 $ 1.00$ 1.50 $ 0.70$ 0.65 $ 0.65$ 0.70 $ 1.40$ Total 9.24 $
9 7 8

8. Manual de Usuario. A continuacin detallare los pasos a seguir para usar el decodificador. 1.- Conectar los terminales marcados como rojo (+ y negro (-) a la fuente de voltaje continuo de 5 V. 2.- En el Interruptor lgico (deep switch) empezar a introducir el nmero en cdigo gray de 4 bits. 3.- Observar a la salida Binaria (compuesta tan solo por los led`s de indicacin) el valor del nmero antes ingresado pero decodificado a cdigo binario. 4.- A continuacin mirar el valor del nmero decodificado que se muestra en los displays ya en decimal (nmeros normales). 5.- En el caso que se desea ingresar un nuevo nmero repetir los pasos anteriores.
@

9. Conclusiones y Recomendaciones.  El desarrollo de este ejercicio ha sido de gran utilidad, pues los conocimientos tericos se han comprobado mediante el desarrollo de cada uno de los circuitos en la protoboard.  Un circuito combinacional nos permite realizar o acoplar (mediante su tabla de verdad) de muchas maneras diferentes un circuito lgico para diferentes bloques.  Al implementar este circuito en su totalidad se comprende ms a fondo el funcionamiento de un display y como conectar sus respectivos terminales.  Como recomendacin se dara que antes de probar el circuito se revise las cone iones de cada C.I. para evitar prdidas valiosas de tiempo.  Antes de realizar una cone in a un integrado el cual es la primera vez que lo manejamos nos fijemos en la distribucin de los pines tanto de entrada como de salida. 10. Bibliografa. Manual ECG de dispositivos elctricos y electrnicos.
B A

Das könnte Ihnen auch gefallen