Beruflich Dokumente
Kultur Dokumente
Muestreo
Para obtener una imagen de los cambios de una magnitud variable es necesario hacer mediciones regulares; este proceso se conoce como muestreo. Es evidente que si una magnitud esta cambiando con rapidez necesitaremos tomar muestras con mayor frecuencia que si cambia despacio, pero cmo podemos determinar la velocidad de muestreo que se requiere para lograr una buena representacin de la seal? Por fortuna existe una respuesta a esta pregunta en la forma del teorema de muestreo de Nyquist, el cual establece que la velocidad de muestreo debe ser mayor que el doble de la frecuencia ms alta presente en la seal que se est muestreando. Tambin establece que en esas circunstancias no se pierde durante el muestreo informacin ninguna dentro de la seal.
Muestreo:
VREF
b0 b1 bn-1 START EOC b0 b1 bn-1
VREF
VA
A/D
D/A
STAR
VA
VA D=2 V REF
n
D.V REF VA = 2n
Precisin. La precisin es una comparacin entre la salida real de un DAC y la salida esperada. Se expresa como un porcentaje de la tensin de salida a fondo de escala o mxima. Por ejemplo, si la salida a fondo de escala de un convertidor es 10 V y la precisin es +/ 0,1%, entonces el error mximo para cualquier tensin de salida es: (10 V).(0,001) = 10 mV Linealidad. Un error lineal es la desviacin de la salida ideal (una lnea recta) del DAC. Un caso especial es el error de offset, que es la tensin de salida cuando los bits de entrada son todos cero. Tiempo de asentamiento. Normalmente, el tiempo de asentamiento se define como el tiempo que tarda un DAC en quedar dentro de +/-1/2 LSB del valor final, cuando se produce un cambio en el cdigo de entrada. En otras palabras, es el tiempo que la salida analgica tarda en estabilizarse despus de haber aplicado la entrada digital.
DAC por resistencias ponderadas - Puesto que, prcticamente, no circula corriente por la entrada inversora (-) del AO, la suma de todas las corrientes de entrada pasa a travs de Rf. Como la entrada inversora est a 0 V (tierra virtual), la cada de Rf es igual a la tensin de salida, es decir, Vout = If.Rf. - Los valores de las resistencias de entrada se seleccionan de modo que sean inversamente proporcionales a los pesos binarios de los correspondientes bits de entrada. La resistencia de menor valor (R) corresponde a la entrada ponderada ms alta (2n-1). - Una de las desventajas de este tipo de DAC es el nmero de resistencias diferentes que utiliza. Por ejemplo, un convertidor de 8 bits requiere ocho resistencias en el rango que va de R hasta 128R, en pasos ponderados.
- Se requieren 2n 1 comparadores para la conversin a un cdigo binario de n bits. - Una de las desventajas del ADC flash es el gran nmero de comparadores necesarios para un nmero binario de tamao razonable. - Su principal ventaja es que tiene un tiempo de conversin rpido.
ADC por contador - Mientras que la tensin de referencia de salida es menor que la entrada analgica, la salida del comparador permanece a nivel ALTO, poniendo el contador en modo ascendiente (UP), lo que da lugar a una secuencia ascendente de cuenta binaria. Esto hace que la tensin de salida en escalera del DAC se incremente hasta que la rampa alcance el valor de entrada. - Cuando la tensin de referencia es igual a la entrada analgica, la salida del comparador conmuta a nivel BAJO y pone el contador en modo descendente (DOWN), haciendo que la cuenta se decremente.
DAC
D0 D1 D2 D3
Salida binaria serie Salida binaria paralela
(MSB)
Entrada analgica
(LSB)
CLK
SAR
+8V
23
DAC1 2
2 2
+4V
20 23
DAC1 2
2 2
20
5,1 V
1
BAJO (L) +
1
D C
0 5,1 V
2
+ ALTO (H) D
23 22 21 20 SAR 1 0 0 0
1 0 23 22 2 2 SAR 0 1 0 0
Puesta a cero
Se mantiene
+6V
2
3
DAC1 2
2 2
+5V
2
0
23
DAC1 2
2 2
20
5,1 V
3
+ BAJO (L)
0
D C
0 5,1 V
4
+ ALTO (H) D
23 22 21 20 SAR 0 1 1 0
23 22 21 20 SAR 0 1 0 1
Se mantiene
Puesta a cero