Sie sind auf Seite 1von 4

Credenciada pela Portaria MEC n 1.393, de 04/07/01 Publicada no DOU de 09/07/01.

FACULDADE INDEPENDENTE DO NORDESTE

CURSO DE ENGENHARIA ELTRICA


Autorizado pela Portaria n 960 de 25/11/08 DOU de 26/11/08

Componente Curricular: Circuitos Digitais I Cdigo: ENG - 181 CH Total: 72 Aulas / 60 Horas Pr-Requisito: Perodo Letivo: 2010.1 Turma: 2 Semestre Professor: Wilton Lacerda Silva Titulao: Mestre em Engenharia Eltrica pela PUC-RJ

PLANO DE CURSO
EMENTA

Conceitos Lgicos. Circuitos bsicos. Minimizao de funes booleanas. Sistemas de numerao. Aritmtica binria. Cdigos. Circuitos a contato. Sntese de circuitos combinacionais. Circuitos de memria. Circuitos sequenciais. Projeto de circuitos sequenciais. Consideraes sobre a velocidade de operao dos circuitos digitais. Circuitos integrados fundamentais. Elementos lgicos com memria. Contadores digitais. Famlias lgicas, sistemas de numerao. Operaes aritmticas: soma, subtrao, multiplicao, diviso. Unidade lgica e aritmtica. Memria ROM. Aplicaes.
OBJETIVO GERAL O objetivo desta disciplina desenvolver as habilidades profissionais necessrias na rea de Eletrnica Digital, bem como, buscar destacar as principais tcnicas utilizadas para manipulao tanto dos circuitos combinacionais como dos sequenciais. OBJETIVOS ESPECFICOS Propiciar conhecimentos sobre os sistemas de numeraes mais utilizados; Apresentar e analisar portas lgicas, memrias, circuitos eletrnicos combinacionais e sequenciais; Realizar anlise de expresses booleanas, e tambm, implementar simplificaes em circuitos digitais. HABILIDADES E COMPETNCIAS Compreender o emprego das tecnologias de Circuitos Digitais rea de Engenharia da Computao. Participar do desenvolvimento de alguns Circuitos Digitais de aplicaes especficas. Reconhecer e resolver sistemas digitais. Diagnosticar e mapear, com base cientfica, problemas e pontos de melhoria para aplicaes na rea de Engenharia e Computao.

CONTEDO PROGRAMTICO UNIDADE I Sistema de Numerao; lgebra Booleana e Portas Lgicas; Leis da lgebra e Teorema de Morgan; Circuitos Combinacionais; Formas Cannicas, Soma de Produtos e Produtos de Soma; Mapa de

Karnaugh;
UNIDADE II Sinais eltricos em circuitos digitais: retardo, nveis de tenso, fan-out e fan-in; Circuitos CMOS e TTL; Detectores de Igualdade; Multiplexadores; Demultiplexadores; Somadores; Subtratores; Multiplicadores; UNIDADE III

Endereo: Avenida Luiz Eduardo Magalhes, 1305 Bairro Candeias Fone: (77) 3161-1000 Fax: (77) 3161-1019 CEP: 45.055030 Vitria da Conquista BA - E-mail:

fainor@fainor.com.br

Home-page:

www.fainor.com.br

Credenciada pela Portaria MEC n 1.393, de 04/07/01 Publicada no DOU de 09/07/01.

FACULDADE INDEPENDENTE DO NORDESTE

Elementos de Memria: Latch, Flip-Flop e RAM; Circuitos Lgicos Sequenciais; Diagramas de Estado; Projeto de circuitos sequenciais; Componentes de computao; Memria; Registradores, Unidade Lgica e Aritmtica; METODOLOGIA O contedo ser desenvolvido utilizando-se de aulas expositivas participadas, a fim de incentivar o desenvolvimento das habilidades imprescindveis ao profissional de Engenharia. As atividades prticas sero desenvolvidas no laboratrio de Eletrnica, visando disponibilizar ao educando as mais diversas tecnologias e ferramentas necessrias ao profissional desta rea. Algumas atividades em grupo tambm sero incentivadas. AVALIAO I UNIDADE II UNIDADE III UNIDADE PROVA FINAL RECURSOS Ser utilizado quadro branco, recursos multimdia, Laboratrio de Eletrnica e Laboratrio de Informtica (com utilizao de ferramenta CAD). BIBLIOGRAFIA BSICA UYEMURA, John P. Sistemas Digitais: Uma abordagem Integrada. Thomson Pioneira. 2002. IDOETA, I.V.; CAPUANO. F.G. Elementos de Eletrnica Digital. Ed. rica. 2000. BIGNELL, J. W.; DONOVAN, R. L. Eletrnica Digital: lgica combinacional. So Paulo: Makron Books, 1995. BIBLIOGRAFIA COMPLEMENTAR ERCEGOVAC, Milos; Lang, Tomas; Moreno Jaime; Introduo aos sistemas digitais. Porto Alegre: Bookman. 2000. TOCCI, R. J. Sistemas Digitais: Princpios e Aplicaes. 8.ed. Pretice-Hall, 2003.

Aprovado em _______/_______/________

Homologado em _______/_______/________

Prof. Wilton Lacerda Silva


Coordenador do Curso de Engenharia Eltrica

Prof. Edgard Larry Andrade Soares


Presidente do Conselho Acadmico

Endereo: Avenida Luiz Eduardo Magalhes, 1305 Bairro Candeias Fone: (77) 3161-1000 Fax: (77) 3161-1019 CEP: 45.055030 Vitria da Conquista BA - E-mail:

fainor@fainor.com.br

Home-page:

www.fainor.com.br

Credenciada pela Portaria MEC n 1.393, de 04/07/01 Publicada no DOU de 09/07/01.

FACULDADE INDEPENDENTE DO NORDESTE

CRONOGRAMA
CURSO: ENGENHARIA ELTRICA COMPONENTE CURRICULAR: CIRCUITOS DIGITAIS CDIGO: ENG - 181 TURNO: NOTURNO PROFESSOR: WILTON LACERDA SILVA

AULA S 01-02 03-04 05-06 07-08 09-10 11-12 13-14 15-16 17-18 19-20 21-22 23-24 25-26 27-28 29-30 31-32 33-34 35-36 37-38 39-40

DATA

CONTEDOS LEITURAS E ATIVIDADES Apresentao do: professor, componente curricular, plano de curso e bibliografia. O que um sistema digital? Onde so utilizados? Computadores Digitais. (UYEMURA, pg. 1-4) (TOCCI, pg. 1-5) (LANG, pg 1-10) Sistemas de numerao. (UYEMURA, pg. 4-19) (IDOETA e CAPUANO, pg. 1-35) (TOCCI, pg. 19-28) Transformaes de Bases numricas e aritmtica com nmeros binrios. (UYEMURA, pg. 4-19) (IDOETA e CAPUANO, pg. 1-35) (TOCCI, pg. 19-28) lgebra Booleana.(UYEMURA, pg. 27-39) (IDOETA e CAPUANO, pg. 41-82) (TOCCI, pg. 44-80) Leis da lgebra e teoremas de Morgan.(UYEMURA, pg. 27-39) (IDOETA e CAPUANO, pg. 89-99) (TOCCI, pg. 44-80) Simplificaes algbricas. (UYEMURA, pg. 40-45) (IDOETA e CAPUANO, pg. 8999) (TOCCI, pg. 44-80) Formas Cannicas. (UYEMURA, pg. 51-71) (IDOETA e CAPUANO, pg. 89-99) (TOCCI, pg. 89-134) Mapas de Karnaugh (UYEMURA, pg. 71-75) (IDOETA e CAPUANO, pg. 103-148) (TOCCI, pg. 89-134) Mapas de Karnaugh (UYEMURA, pg. 76-83) (IDOETA e CAPUANO, pg. 103-148) (TOCCI, pg. 89-134) Caractersticas dos circuitos digitais integrados (UYEMURA, pg. 91-105) (IDOETA e CAPUANO, pg. 433-438) (TOCCI, pg. 355-377) Utilizao de software para projetos de sistemas Digitais. Apostilas e Tutoriais. Detector de igualdade e de validade BCD (UYEMURA, pg. 244-247) (IDOETA e CAPUANO, pg. 179-202) (TOCCI, pg. 225-262) Exerccios da Unidade Avaliao Primeira Unidade Decodificador de Linha (UYEMURA, pg. 247-250) (IDOETA e CAPUANO, pg. 179202) (TOCCI, pg. 225-262) Multiplexadores (UYEMURA, pg. 250-255) (IDOETA e CAPUANO, pg. 356-369) (TOCCI, pg. 225-262) Demultiplexadores (UYEMURA, pg. 255-258) (IDOETA e CAPUANO, pg. 376-387) (TOCCI, pg. 225-262) Somadores binrios (UYEMURA, pg. 258-266) (IDOETA e CAPUANO, pg. 210-228) (TOCCI, pg. 225-262) Subtrao binria (UYEMURA, pg. 266-275) (IDOETA e CAPUANO, pg. 210-228) (TOCCI, pg. 225-262)

02/02/10 05/02/10 09/02/10 12/02/10 19/02/10 23/02/10 26/02/10 02/03/10 05/03/10 09/03/10 12/03/10 16/03/10 19/03/10 23/03/10 26/03/10 30/03/10 06/04/10 09/04/10 13/04/10 16/04/10

Endereo: Avenida Luiz Eduardo Magalhes, 1305 Bairro Candeias Fone: (77) 3161-1000 Fax: (77) 3161-1019 CEP: 45.055030 Vitria da Conquista BA - E-mail:

fainor@fainor.com.br

Home-page:

www.fainor.com.br

Credenciada pela Portaria MEC n 1.393, de 04/07/01 Publicada no DOU de 09/07/01.

FACULDADE INDEPENDENTE DO NORDESTE

41-42 43-44 45-46 47-48 49-50 51-52 53-54 55-56 57-58 59-60 61-62 63-64 65-66 67-68 69-70 71-72

20/04/10 23/04/10 27/04/10 30/04/10 04/05/10 07/05/10 11/05/10 14/05/10 18/05/10 21/05/10 25/05/10 28/05/10 01/06/10 08/06/10 11/06/10 15/06/10

Multiplicao binria (UYEMURA, pg. 275-282) (IDOETA e CAPUANO, pg. 210228) (TOCCI, pg. 225-262) Confeco de placa de Circuito impresso. (Apostilas e Tutoriais) Elementos de Memria e de Vetores (UYEMURA, pg. 289-295) (IDOETA e CAPUANO, pg. 231-259) (TOCCI, pg. 254-207) Elementos de Memria e de Vetores (UYEMURA, pg. 295-299) (IDOETA e CAPUANO, pg. 231-259) (TOCCI, pg. 254-207) Avaliao Segunda Unidade Exerccios da Unidade Parmetros para implementao de Trabalho prtico Registradores e memria RAM (UYEMURA, pg. 303-314) (IDOETA e CAPUANO, pg. 231-259) (TOCCI, pg. 254-207) Circuitos Seqenciais (UYEMURA, pg. 331-339) (IDOETA e CAPUANO, pg. 231259) (TOCCI, pg. 274-317) Circuitos Seqenciais (UYEMURA, pg. 331-339) (IDOETA e CAPUANO, pg. 231259) (TOCCI, pg. 274-317) Projetos de circuitos seqenciais (UYEMURA, pg. 343-349) (IDOETA e CAPUANO, pg. 261-295) (TOCCI, pg. 274-317) Trabalho Projetos de circuitos seqenciais (UYEMURA, pg. 343-349) ) (IDOETA e CAPUANO, pg. 261-295) (TOCCI, pg. 274-317) Projetos de circuitos seqenciais (UYEMURA, pg. 343-349) ) (IDOETA e CAPUANO, pg. 261-295) (TOCCI, pg. 274-317) Exerccios da Unidade Avaliao Terceira Unidade

ProvaFinal:06/07/2010

Endereo: Avenida Luiz Eduardo Magalhes, 1305 Bairro Candeias Fone: (77) 3161-1000 Fax: (77) 3161-1019 CEP: 45.055030 Vitria da Conquista BA - E-mail:

fainor@fainor.com.br

Home-page:

www.fainor.com.br

Das könnte Ihnen auch gefallen