Sie sind auf Seite 1von 8

Sistemas Digitales

Flip-Flop Asincrona RS
Este Flip-Flop trabaja de acuerdo a los estados de las entradas de la puerta lgica: R Reset : Puesta a (0, 1) S Set : puesta a (1, 0) A. Con Puertas NOR Estn construidos con puerta de entradas de lgica positiva. Cuando las entradas R y S estn en 1, Q y Q es impredecible e indeterminado.

QRQ

S
SMBOLO LGICO GENERAL R

QS Q

Q Q

TABLA DE VERDAD R 0 0 1 1 S 0 1 0 1
Q
Q

No cambia 1 0 0 1 Indeterminado

Prof. Willian F. Lpez Jimnez

Sistemas Digitales B. Con puertas NAND Estn construidos con puertas de entradas de lgica negada. Cuando las entradas R y S estn 0, Q y Q es impredecible e indeterminado.

Q RxQ

Q SxQ

SMBOLO LGICO GENERAL

Q Q

Q
S

TABLA DE VERDAD

R 0 0 1 1

S 0 1 0 1

Q Indeterminado 0 1 1 0 No cambia

Prof. Willian F. Lpez Jimnez

Sistemas Digitales

Flip Flop Sincrona RST


Este Flip-Flop posee una tercera entrada para la seal de reloj, denominada T o clock. Tambin se le denomina como BIESTABLE RS controlado por reloj. La entrada de reloj T habilita o inhibe las entradas R y S Cuando T =1, la seal aplicada a R o S , ser asumida por la salida Q Cuando T =0, la seal aplicada a R o S, no surtir efecto alguno sobre la salida Q, mantenindose el estado anterior. A. Con Puerta NOR R
Q

T
Q Q

SMBOLO LGICO GENERAL

R
T

Q Q

TABLA DE VERDAD T 1 1 1 1 R 0 0 1 1 S 0 1 0 1
Q
Q

No cambia 1 0 0 1

Indeterminado

Prof. Willian F. Lpez Jimnez

Sistemas Digitales

Flip Flop Sincrona tipo D


Este Flip-Flop procede del tipo RST, agregando a las entradas un inversor, para asegurar que las entradas R y S sean siempre complementarias, evitando as el posible estado de indeterminacin que se podra producir en los Flip-Flops descritos anteriormente. Los Flip-Flop pueden ser activados por NIVEL o activados por FLANCOS. A. Con Puertas NOR R
Q

D S TABLA DE VERDAD T 0 0 1 1 B. Con Puertas NAND R D 0 1 0 1


Q
Q Indeterminado

Q Q

0 1

1 0

T S

Q Q

Prof. Willian F. Lpez Jimnez

Sistemas Digitales TABLA DE VERDAD T 0 0 1 1 D 0 1 0 1


Q
Q

Indeterminado 0 1 1 0

C. Con Puertas NOR-MEJORADO


PRESET

R D
Q

T S
CLEAR

Q Q

Pr D
Q

Pr D
Q

T
CL

T
CL

Activado por nivel alto FLANCO DE SUBIDA

Activado por nivel bajo FLANCO DE BAJADA

Prof. Willian F. Lpez Jimnez

Sistemas Digitales

Flip - Flop Maestro Esclavo


El Flip-Flop Maestro-Esclavo, est constituido de dos Flip-Flop funcionado en modo complementario. Tiene la caracterstica de ser mas estable, frente a otros Flip-Flop empleados sobre todos en contadores, quienes necesitan no tienen alteraciones al cambiar los niveles de entrada en los flip flops. Los flip-flop Maestro-Esclavo, se pueden formar con diversos tipos de Flip-Flops. A continuacin se representa un ejemplo, empleado flip-flops RST
PRESET

R1

QM

3 2

R2

QE

T 2
S1

QM

S2

Qe

CLEAR

Compuertas 1 y 2 capacitadas. El maestro responde a entradas SET y RESET Compuertas 3 y 4 incapacitadas por lo tanto el esclavo no puede cambiar de estados

T
0
Compuertas 3 y 4 capacitadas, permiten la salida del maestro sea transferida al esclavo. Compuertas 1 y 2 incapacitadas por lo tanto el maestro no puede cambiar de estados

Prof. Willian F. Lpez Jimnez

Sistemas Digitales

Flip Flop J K
Es un Flip-Flop , similar al flip flop RS, excepto que cuando ambas entradas del flip flop JK tiene niveles alto (1), las salidas invertirn sus estados eliminando la posibilidad de indeterminacin, caracterstico del flip-flop RS. Entre los flip-flop JK ms utilizados, se encuentran 2 clases. A. Flip Flor JK Con Disparo Por Flanco Descendente La informacin de entrada se transfiere a la salida cada vez que produce el flanco descendente o filo negativo de los pulsos aplicados al Terminal del reloj o clock del Flip-Flop.

CLR

74106
T

K CLR, PR y T A nivel 0

PR

ENTRADAS PR 0 1 0 1 1 1 1 1 CLR 1 0 0 1 1 1 1 1 T X X X 1 K X X X 0 0 1 1 X J X X X 0 1 0 1 X
Q

SALIDAS
Q

1 0 ? N 1 0 T N

0 1 ? N 0 1 T N

Prof. Willian F. Lpez Jimnez

Sistemas Digitales Donde: ? Estado de indeterminacin, es decir no se sabe si Q y Q cambiaran o no. Evite esta posibilidad. X Estado inelegante. No interesa el estado lgico en que se encuentra (0 1). N No se producir ningn cambio en Q y Q . T Las salidas Q y Q invertirn sus niveles lgicos.

Prof. Willian F. Lpez Jimnez

Das könnte Ihnen auch gefallen