Sie sind auf Seite 1von 31

Elementos para el diseo digital

DIEGO HERNN PELUFFO

ING. ELECTRNICO UNIVERSIDAD NACIONAL, SEDE MANIZALES

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Agenda
2

Preliminares
Numeracin binaria Elementos de Lgica y lgebra de Bool

Introduccin a la electrnica digital


Lgica combinacional y secuencial Circuitos temporizados

Estrategia de Diseo
Diseo de un contador

Circuitos de muestra
V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Numeracin Binaria
3

Un nmero en notacin binaria es aquel que todos sus dgitos son 1 0. Conversin de Decimal a Binario: 37 en base 10 = 100101 en base 2 Conversin de Binario a Decimal :
El nmero 101 en base decimal es: 5

5 = 1*2^2 + 0*2^1 + 1*2^0

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Numeracin Binaria (2)


4
Decimal 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Binario 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Elementos de lgica y lgebra de Bool


5

Los circuitos lgicos se relacionan directamente con la lgica proposicional, por tanto deciden a partir del valor de verdad de una proposicin. Variable Lgica (1/0) = Proposicin (V/F) Proposicin: Todo aquello que tiene valor de verdad.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Lgica proposicional
6

Proposiciones y no proposiciones:
- El multmetro sirve para medir magnitudes

elctricas (V/F) S - Parece que va llover... ?? No - Juan estudia (V/F) S - Detngase No

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Operaciones Lgicas
7

Las operaciones lgicas se refieren a la forma de operar y combinar las proposiciones. Dadas las proposiciones p y q Negacin () Conjuncin (pq ) Disyuncin (pq) Implicacin ( p => q ) Coimplicacin (p <=> q)
V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Tablas de verdad
8

Negacin (no) Conjuncin (y) Disyuncin (o)

Anlogos algebraicos y teora de conjuntos


9

A 0 0 1 1

B 0 1 0 1

A+B 0 1 1 1 A B 0 1 0 1 A.B 0 0 0 1

A 0 1

A 1 0

0 0 1 1

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Convencin Simblica
10

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Circuitos combinacionales: Compuerta XOR


11

||

A 0 0 1 1

B 0 1 0 1

C 0 1 1 0

XOR
V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


12

Seal Digital -> se asocia a un cdigo.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


13

Bit -> Mnima informacin digital Estado alto (1) Estado bajo (0) H (High) L (Low)

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


14

Byte -> 8 bits Definicin de Estado: Configuracin determinada de bits. - 1 bit -> 2 estados (0, 1) - 2 bits -> 4 estados (00,01,10,11). - 3 bits -> 8 estados - n bits -> 2n estados
V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


15

Circuitos integrados: Encapsulado de microelementos.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


16

Anlogos elctricos

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


17

Compuertas digitales: Son circuitos lgicos que tiene poder de decisin (AND, OR, XOR)

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


18

Lgica combinacional: nicamente se estudia las entradas, es decir, el estado actual. Ej: Sumadores, Restadores. Lgica secuencial: Se estudia el estado actual y la secuencia pasada. Ej: Control de estados de electrodomsticos.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


19

Circuitos temporizados: Dependen estrictamente de una base de tiempo o seal de reloj. Ej: Cronmetros. Astables: Cambian de estado con un periodo definido.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Introduccin a la Electrnica Digital


20

Otros circuitos digitales:

Contador Decodificador y display


V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Estrategia de Diseo
21

Reto del Diseo (2006).


La verdadera virtud de un tcnico, tecnlogo o ingeniero independientemente de su campo de accin, est en ser portador de soluciones, en un sentido ms formal, ser portador de respuestas acompaadas de su correspondiente sustentacin conceptual y emprica, y, adems, obviamente, saber transmitirlas.

DHPO/06
V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Estrategia de Diseo
22

Virtudes del diseador Procesos de cambio de pensamiento. Procesos de cambio cognitivos. Procesos de cambio cognoscitivos. Procesos actitudinales. Procesos ticos y comunicativos.
V Semana Tcnica Ing. Elctrica y Electrnica.

Virtudes del asesor de diseo

Lder Comprometido Tener mente abierta Persistente Docto

Rama Estudiantil IEEE

Estrategia de Diseo
23

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
24

Problema: En el centro de atencin al cliente de una empresa se necesita registrar de forma efectiva en series de nueve los clientes atendidos por dos recepcionistas desde dos puestos diferentes. De qu manera podra llevarse este registro?

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
25

Descripcin de la Situacin: Se puede pensar en el diseo de un circuito digital por el tipo de entrada que se tiene. La salida ser numrica para registrar de 0 a 9. Las recepcionistas podran pulsar un botn despus de atender a un cliente, entonces sta sera la entrada del sistema. El proceso es contar las veces que se pulse el botn (contador). La salida podra ser un visualizador numrico.
V Semana Tcnica Ing. Elctrica y Electrnica. Rama Estudiantil IEEE

Diseo de un contador
26

Diagrama de bloques general

Pulsores

Conteo

Visualizador

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
27

Meta: Disear un contador electrnico ascendente de 0 a 9.

Plan: Un diseo sencillo puede lograrse con los siguientes elementos:


Un protoboard mediano para disponer el montaje. Al ser dos puestos de atencin se necesitarn dos pulsores. Un contador digital (CI. 74LS90). Se hace necesario un decodificador porque el contador tiene una salida en codificacin binaria. (CI. 74LS47 o 74LS48) Display de siete segmentos.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
28

Diagrama Especfico de un Contador Electrnico

Entrada Pulsores

Proceso Contador CI. 74LS90

Decodificador CI. 74LS47

Display

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
29

Relacin de etapas: La entrada del sistema son los pulsadores que se conectan directamente al contador digital. La salida binaria (4 bits) del contador se conecta al decodificador. Por ltimo la salida del decodificador se conecta al display.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Diseo de un contador
30

Verificacin: Por cada vez que se presionen los pulsores, en el display debe aumentar en forma ascendente desde 0 hasta 9.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Montajes de muestra
31

Contador temporizado (cronmetro). Sumador de 2 bits.

V Semana Tcnica Ing. Elctrica y Electrnica.

Rama Estudiantil IEEE

Das könnte Ihnen auch gefallen