Sie sind auf Seite 1von 13

ELETRONICA DIGITAL COMBINACIONAL

MULTIPLEX E DEMULTIPLEX

Prof.: Edson A. de Abreu

Multiplex
O multiplexador digital um circuito lgico que seleciona dados dentre vrias fontes (linhas de fios), em um determinado instante, e os envia para uma s linha (um nico fio). O bloco multiplex pode ser esquematizado como abaixo:

Sada de dado multiplexado

Os dados so apresentados s entradas de dados e so direcionados para a sada da escolha realizada pelas entradas de seleo. O equivalente mecnico do multiplex uma chave de um plo do tipo rotativa. Veja esquema a seguir:

Sada de dado multiplexado

O circuito a seguir mostra um circuito bsico de um multiplex de duas entradas construdo atravs de portas lgicas e sua tabela verdade:

Prof.: Edson A. de Abreu

21=2

22=4 Os quatro produtos possveis com duas variveis so denominados produtos cannicos. Ento, com n variveis, temos 2n produtos cannicos.

Ampliao da capacidade de um multiplex


Podemos obter um multiplex de maior capacidade a partir de multiplex de menor capacidade. Prof.: Edson A. de Abreu

A seguir temos um multiplex de 4 para 1 a partir de 2 para 1:

Exemplos de modelos e aplicaes de circuitos multiplex


Multiplexador de 8 entradas 74LS151 ou 74HC15
Este multiplexador tem uma entrada de habilitao E. Quando E=0 as entradas de seleo S2,S1, S0 selecionaro uma das entradas de dados (I0 a I7), quando e=1 a seleco inibida e a sada Z=0.

Prof.: Edson A. de Abreu

Mux de 16 entradas com 74HC151

Mux qudruplo de 2 entradas (74157)


Este CI contm 4 multiplexadores de 2 entradas cada, acionados simultaneamente, implementando um mux de 4 linhas de entrada e 4 linhas de sada (mux de 4 bits)

Prof.: Edson A. de Abreu

Roteamento de dados
Multiplexadores podem rotear dados de diversas fontes para um destino. Neste exemplo o Mux 74LS157 utilizado para mostrar o contedo de um entre dois contadores BCD, usando apenas um nico conjunto de Decodificadores/Drivers display de LEDs.

Fonte: UFJF FABRICIO CAMPOS

Conversor Paralelo Srie utilizando o Mux 74151

Prof.: Edson A. de Abreu

Gerador de funes lgicas


Multiplexadores podem ser utilizados para implementar funes lgicas diretamente a partir da tabela verdade. Neste tipo de aplicao as entradas de dados so utilizadas como variveis lgicas, e cada entrada de dado conectada ao nvel 0 ou 1 conforme for necessrio para satisfazer a tabela verdade.

Fonte: UFJF FABRICIO CAMPOS Fonte: UFJF FABRICIO CAMPOS

Prof.: Edson A. de Abreu

Demultiplex
O demultiplexador digital um circuito lgico que efetua a operao inversa do multiplex, ou seja, envia dados de um nica entrada digital para uma sada selecionada dentre vrias, em um determinado instante. O demux pode ser visto como um distribuidor de dados.

O equivalente mecnico do demultiplex tambm uma chave de um plo do tipo rotativa. Veja esquema abaixo:

As entradas de seleo tem como finalidade escolher o canal de informao de sada que deve ser conectado entrada, ou seja, devem enderear o canal de sada ao qual a informao deve se dirigir. Prof.: Edson A. de Abreu

A seguir temos o circuito lgico de um demultiplex de 1 entrada e 2 sadas:

A seguir temos um Demux de 1 para 8 descrito pela sua tabela verdade e esquema lgico: A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S0 E 0 0 0 0 0 0 0 S1 0 E 0 0 0 0 0 0 S2 0 0 E 0 0 0 0 0 S3 0 0 0 E 0 0 0 0 S4 0 0 0 0 E 0 0 0 S5 0 0 0 0 0 E 0 0 S6 0 0 0 0 0 0 E 0 S7 0 0 0 0 0 0 0 E

Prof.: Edson A. de Abreu

ABC

Ampliao da capacidade de um demux

A 0 0 1 1

B 0 1 0 1

S0 E 0 0 0

S1 0 E 0 0

S2 0 0 E 0

S3 0 0 0 E

EXEMPLOS DE MODELOS E APLICAES DE CIRCUITOS DEMULTIPLEX Diagrama lgico do decodificador/demultiplexador 74LS138


Decodificador de 3 linhas para 8 linhas ou 1 de 8.

Fairchild

Prof.: Edson A. de Abreu

Sistema de monitorao e segurana

Fonte: UFJF FABRICIO CAMPOS

Prof.: Edson A. de Abreu

Exerccios:
1. Utilizando cinco blocos multiplex de oito canais, esquematize um sistema multiplex de 32 canais. 2. A figura a seguir exibe os sinais de seleo e de informao de entrada de um multiplex de dois canais. Esboce o sinal multiplexado.

A I0 I1

3. Utilizando o bloco de um multiplex, elabore o circuito que executa a tabela verdade a seguir. A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S 0 0 1 1 0 1 1 0

4. Desenhe o circuito de um demultiplex de 16 canais. 5. A partir de dois blocos demultiplex de 16 canais e um de dois canais, forme um sistema demultiplex de 32 canais. 6. A figura a seguir representa os sinais de seleo e de entrada multiplexada de um demultiplex de dois canais. Esboce os sinais de informao.

A E

Prof.: Edson A. de Abreu

Bibliografia 1) IDOETA, Ivan; CAPUANO,, Francisco Gabriel. Elementos de Eletrnica Digital. 40 ed. So Paulo: rica, 2011. 2) Apostila Prof. Mario F. G. Boratti Centro Universitrio Fundao Santo Andr 3) Apostila Fabrcio Campos UFJF Datasheet 74LS151 ON Semiconductor

Prof.: Edson A. de Abreu

Das könnte Ihnen auch gefallen