Sie sind auf Seite 1von 16

L PE Z CAN VI CT OR HUGO

FLIP FLOPS
FLIP FLOPS
Un biestable, tambin llamado bscula (Flip flop en
ingls), es un multivibrador capaz de permanecer
en un estado determinado o en el contrario
durante un tiempo indefinido.
Esta caracterstica es ampliamente utilizada en
electrnica digital para memorizar informacin.
DISEO DE FLIP FLOP
Para el diseo de flip flops se utiliza el concepto de
un decodificador para el manejo de la celda
binaria.
El diseo de cualquier flip flop se puede reducir a la
utilizacin de una celda binaria para memorizar un
estado y un decodificador que permita manejar los
estados de las entradas.
TIPOS DE FLIP FLOPS
De acuerdo al decodificador que maneja las
entradas del biestable, los flip flops se agrupan en:
SR
Asncrono
Sncrono
JK
Tipo D
Tipo T

FLIP FLOPS SR
Es un dispositivo con dos entradas (Set y Reset) y
una variable de estado o salida (Q) capaz de
guardar un bit de informacin.
Diagrama de Bloques. Aunque el FF-SR posee dos
entradas (S y R) y slo una salida (Q), es comn la
implementacin que provee adems de Q su
versin complementada
FLIP FLOPS SR
Tabla de Funcionamiento. Los fabricantes de los
circuitos integrados usan una tabla de
funcionamiento para describir la operacin de un
circuito de una manera compacta.
FLIP FLOPS SR
Diagrama de estado. Es una alternativa grfica que
tiene la particularidad de enfatizar el nmero y
nombre de los estados del circuito.
FLIP FLOPS SR
Tabla de excitacin. Se genera un rengln de la
tabla por cada transicin y anotando los valores
necesarios de las entradas para producir dicha
transicin.
FLIP FLOP ASNCRONO
Este circuito de memoria bsico se puede formar
con compuertas nand y nor.
FLIP FLOP SNCRONO
A diferencia de su similar asncrono este flip- flop
slo cambia su salida con la presencia de la seal
del reloj.
FLIP FLOP JK
Este flip-flop tiene como entradas J-K. La condicin
principal de este FF es que J=K=1 no generan una
salida ambigua, para esta condicin 11, el FF
siempre pasar a su estado opuesto cuando se
efecte la transicin con pendiente positiva de la
seal del reloj. A esta operacin se le denomina
modo de complemento. En este modo, si J y K se
dejan en estado ALTO, el FF cambiar al estado
complementario con cada pulso del reloj.
FLIP FLOP JK
FLIP FLOP TIPO D
A diferencia de los flip-flops SR y JK, el tipo D slo
tiene una entrada sncrona de control, D. La salida
Q va hacia el mismo estado en que se encuentra
la entrada D en cada flanco de subida del reloj.
FLIP FLOP TIPO T
En este flip-flop la nica entrada es la del
disparador (reloj). Se obtiene a partir de un flip-flop
J-K, llevando las entradas J y K permanentemente
al nivel 1. Cuando se pulsa la entrada T, el biestable
cambia de estado.
PROBLEMA DE APLICACIN DE FLIP
FLOPS
Se quiere implementar un control para una cisterna y un
tinaco con las siguientes caractersticas:
El tinaco tendr un sensor para el nivel alto y uno para el
nivel bajo. Cuando el nivel del tinaco este por debajo
del sensor de nivel bajo, el controlador debe encender
la motobomba que proporciona la entrada de agua al
tinaco. Una vez que el tinaco ha alcanzado el nivel alto,
la motobomba debe detenerse.
El sistema de control tiene una restriccin. En la cisterna
se encuentra un sensor de nivel bajo. Cuando el nivel
de la cisterna est por debajo del nivel determinado por
el sensor, la motobomba no debe encenderse y se
debe activar un led para informar del nivel bajo de la
cisterna.